參數(shù)資料
型號: DS2156L
英文描述: T1/E1/J1 Single-Chip Transceiver TDM/UTOPIA II Interface
中文描述: T1/E1/J1單芯片收發(fā)器,TDM/UTOPIA II接口
文件頁數(shù): 180/262頁
文件大?。?/td> 1515K
代理商: DS2156L
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁當(dāng)前第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁第258頁第259頁第260頁第261頁第262頁
DS2156
180 of 262
An example for the receive direction is shown in Figure 24-11. The status signals UR-CLAVx are
associated to PHY port addresses #4, #3, #2, and #1. There is no need for a unique null device so “X =
don’t care” on the address lines UR-ADDRx.
In Figure 24-11, the polling of PHY ports starts while no cell transfer takes place. The ATM layer
monitors all four status signals UR-CLAVx. At clock edge #3 it detects a cell available at PHY port #1,
UR-CLAV(1) asserted. It selects that PHY port by placing address #1 on the address lines with rising
clock edge #3. PHY port #1 detects this at clock edge #4. At clock edge #5, PHY port #1 detects
UR-ENB
asserted, thus cell transfer for PHY port #1 starts with rising clock edge #5.
At clock edge #5 the ATM layer detects a cell available at PHY port #3, UR-CLAV(3) asserted. Not
knowing whether PHY port #1 may have another cell available or not, the ATM layer deselects PHY port
#1 and selects PHY port #3 for cell transfer with rising clock edge #57 by placing address #3 on the
address lines and deasserting
UR-ENB
. PHY port #1 and PHY port #3 detect this at clock edge #58. At
clock edge #59, PHY port #3 detects
UR-ENB
asserted, thus cell transfer starts with rising clock edge
#59. At clock edge #111, no cell is available at PHY ports #1, #2, and #4. The ATM layer keeps
UR-ENB
asserted and detects at clock edge #113 the first byte of another cell available from PHY port
#3, UR-CLAV(3) asserted. Thus, cell transfer takes place starting with rising clock edge #112. At clock
edge #164, again, no cell is available at PHY ports #1, #2, and #4. The ATM layer keeps the
UR-ENB
asserted and also detects at clock edge #166 no cell available from PHY port #3, UR-CLAV(3)
deasserted. Thus, the ATM layer deselects PHY port #3 by deasserting
UR-ENB
with rising clock edge
#166.
Figure 24-11. Example of Direct Status Indication, Receive Direction
1
2
3
4
5
6
58
59
60
112
113
UR-CLK
UR-ADDRx
UR-CLAV(1)
UR-ENB
UR-SOC
114
H1
H1
P48
H1
UR-DATAx
X
1
X
UR-CLAV(2)
UR-CLAV(3)
UR-CLAV(4)
PORT #1
PORT #2
PORT #3
PORT #4
P48
H2
57
165
166
167
111
164
3
X
X
X
P48
X
Cell Transfer
(port #1)
Cell Transfer
(port #3)
Cell Transfer
(port #3)
相關(guān)PDF資料
PDF描述
DS2156LN T1/E1/J1 Single-Chip Transceiver TDM/UTOPIA II Interface
DS2182 T1 Line Monitor
DS2182A T1 Line Monitor
DS2186 Transmit Line Interface
DS2187 Receive Line Interface
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
DS2156L+ 功能描述:網(wǎng)絡(luò)控制器與處理器 IC T1/E1/J1 Transceiver TDM/UTOPIA II Intrfc RoHS:否 制造商:Micrel 產(chǎn)品:Controller Area Network (CAN) 收發(fā)器數(shù)量: 數(shù)據(jù)速率: 電源電流(最大值):595 mA 最大工作溫度:+ 85 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:PBGA-400 封裝:Tray
DS2156LN 功能描述:網(wǎng)絡(luò)控制器與處理器 IC RoHS:否 制造商:Micrel 產(chǎn)品:Controller Area Network (CAN) 收發(fā)器數(shù)量: 數(shù)據(jù)速率: 電源電流(最大值):595 mA 最大工作溫度:+ 85 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:PBGA-400 封裝:Tray
DS2156LN+ 功能描述:網(wǎng)絡(luò)控制器與處理器 IC T1/E1/J1 Transceiver TDM/UTOPIA II Intrfc RoHS:否 制造商:Micrel 產(chǎn)品:Controller Area Network (CAN) 收發(fā)器數(shù)量: 數(shù)據(jù)速率: 電源電流(最大值):595 mA 最大工作溫度:+ 85 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:PBGA-400 封裝:Tray
DS216 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Analog IC
DS2160 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Data Encryption Processor