參數(shù)資料
型號(hào): CY39100V208-83BGI
廠商: Cypress Semiconductor Corp.
英文描述: CPLDs at FPGA Densities
中文描述: CPLD器件在FPGA的密度
文件頁數(shù): 80/86頁
文件大?。?/td> 1235K
代理商: CY39100V208-83BGI
Delta39K ISR
CPLD Family
Document #: 38-03039 Rev. *H
Page 80 of 86
J16
J17
J18
J19
J20
J21
J22
J23
J24
J25
J26
K1
K2
K3
K4
K5
K6
K7
K8
K9
K10
K11
K12
K13
[19]
K14
[19]
K15
K16
K17
K18
K19
K20
K21
K22
K23
K24
K25
K26
L1
L2
L3
L4
L5
L6
L7
IO/V
REF6
IO6
GND
TCLK
IO5
IO5
IO5
IO5
NC
NC
NC
NC
NC
NC
IO0
IO0
IO0
IO0
IO0
IO0
IO7
IO7
IO7
IO7
IO6
IO6
IO6
TMS
IO5
IO5
IO5
IO5
IO5
IO5
NC
NC
NC
NC
NC
NC
NC
IO/V
REF0
IO0
V
CC
IO/V
REF6
IO6
GND
TCLK
IO5
IO5
IO5
IO5
IO5
NC
NC
NC
NC
IO0
IO0
IO0
IO0
IO0
IO0
IO0
IO7
IO7
IO7
IO7
IO6
IO6
IO6
[20]
TMS
IO5
IO5
IO5
IO5
IO5
IO5
IO5
NC
NC
NC
NC
IO/V
REF0
V
CCIO0
IO/V
REF0
IO0
V
CC
IO/V
REF6
IO6
GND
TCLK
IO5
IO5
IO5
IO5
IO5
NC
NC
NC
NC
IO0
IO0
IO0
IO0
IO0
IO0
IO0
IO7
IO7
IO7
IO7
IO6
IO6
IO6
TMS
IO5
IO5
IO5
IO5
IO5
IO5
IO5
NC
NC
NC
NC
IO/V
REF0
V
CCIO0
IO/V
REF0
IO0
V
CC
Table 15. 676 FBGA Pin Table
(continued)
Pin
CY39100
CY39165
CY39200
L8
L9
L10
L11
L12
L13
L14
L15
L16
L17
L18
L19
L20
L21
L22
L23
L24
L25
L26
M1
M2
M3
M4
M5
M6
M7
M8
M9
M10
M11
M12
M13
M14
M15
M16
M17
M18
M19
M20
M21
M22
M23
M24
M25
V
CCIO0
IO/V
REF0
IO0
IO7
GCTL3
GCLK3
GCTL2
GCLK2
IO5
IO5
IO/V
REF5
V
CCIO5
V
CCJTAG
IO5
IO/V
REF5
NC
NC
NC
NC
NC
NC
NC
IO0
IO0
IO0
V
CC
V
CCIO0
IO/V
REF0
IO0
GCTL0
GND
GND
GND
GND
GCTL1
IO5
IO/V
REF5
V
CCIO5
V
CC
IO5
IO5
IO5
NC
NC
V
CCIO0
IO/V
REF0
IO0
IO7
GCTL3
GCLK3
GCTL2
GCLK2
IO5
IO5
IO/V
REF5
V
CCIO5
V
CCJTAG
IO5
IO/V
REF5
V
CCIO5
IO/V
REF5
NC
NC
NC
NC
IO0
IO0
IO0
IO0
V
CC
V
CCIO0
IO/V
REF0
IO0
GCTL0
GND
GND
GND
GND
GCTL1
IO5
IO/V
REF5
V
CCIO5
V
CC
IO5
IO5
IO5
IO5
NC
V
CCIO0
IO/V
REF0
IO0
IO7
GCTL3
GCLK3
GCTL2
GCLK2
IO5
IO5
IO/V
REF5
V
CCIO5
V
CCJTAG
IO5
IO/V
REF5
V
CCIO5
IO/V
REF5
NC
NC
NC
NC
IO0
IO0
IO0
IO0
V
CC
V
CCIO0
IO/V
REF0
IO0
GCTL0
GND
GND
GND
GND
GCTL1
IO5
IO/V
REF5
V
CCIO5
V
CC
IO5
IO5
IO5
IO5
NC
Table 15. 676 FBGA Pin Table
(continued)
Pin
CY39100
CY39165
CY39200
相關(guān)PDF資料
PDF描述
CY39100V208-83MBC CPLDs at FPGA Densities
CY39100V208-83MBI CPLDs at FPGA Densities
CY39100V208-83MGC CPLDs at FPGA Densities
CY39100V208-83MGI CPLDs at FPGA Densities
CY39100V208-83NI CPLDs at FPGA Densities
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
CY39100V208-83NC 制造商:CYPRESS 制造商全稱:Cypress Semiconductor 功能描述:CPLDs at FPGA Densities
CY39100V208B-125NTC 功能描述:IC CPLD 100K GATE 208BQFP RoHS:否 類別:集成電路 (IC) >> 嵌入式 - CPLD(復(fù)雜可編程邏輯器件) 系列:Delta 39K™ ISR™ 標(biāo)準(zhǔn)包裝:40 系列:ispMACH® 4000C 可編程類型:系統(tǒng)內(nèi)可編程 最大延遲時(shí)間 tpd(1):5.0ns 電壓電源 - 內(nèi)部:1.65 V ~ 1.95 V 邏輯元件/邏輯塊數(shù)目:32 宏單元數(shù):512 門數(shù):- 輸入/輸出數(shù):128 工作溫度:-40°C ~ 105°C 安裝類型:表面貼裝 封裝/外殼:176-LQFP 供應(yīng)商設(shè)備封裝:176-TQFP(24x24) 包裝:托盤
CY39100V208B-125NTXC 功能描述:IC CPLD 100K GATE 208BQFP RoHS:是 類別:集成電路 (IC) >> 嵌入式 - CPLD(復(fù)雜可編程邏輯器件) 系列:Delta 39K™ ISR™ 標(biāo)準(zhǔn)包裝:40 系列:ispMACH® 4000C 可編程類型:系統(tǒng)內(nèi)可編程 最大延遲時(shí)間 tpd(1):5.0ns 電壓電源 - 內(nèi)部:1.65 V ~ 1.95 V 邏輯元件/邏輯塊數(shù)目:32 宏單元數(shù):512 門數(shù):- 輸入/輸出數(shù):128 工作溫度:-40°C ~ 105°C 安裝類型:表面貼裝 封裝/外殼:176-LQFP 供應(yīng)商設(shè)備封裝:176-TQFP(24x24) 包裝:托盤
CY39100V208B-200NTC 制造商:Cypress Semiconductor 功能描述: 制造商:Rochester Electronics LLC 功能描述:
CY39100V208B-200NTXC 功能描述:IC CPLD 100K GATE 208BQFP RoHS:是 類別:集成電路 (IC) >> 嵌入式 - CPLD(復(fù)雜可編程邏輯器件) 系列:Delta 39K™ ISR™ 標(biāo)準(zhǔn)包裝:24 系列:CoolRunner II 可編程類型:系統(tǒng)內(nèi)可編程 最大延遲時(shí)間 tpd(1):7.1ns 電壓電源 - 內(nèi)部:1.7 V ~ 1.9 V 邏輯元件/邏輯塊數(shù)目:24 宏單元數(shù):384 門數(shù):9000 輸入/輸出數(shù):173 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:208-BFQFP 供應(yīng)商設(shè)備封裝:208-PQFP(28x28) 包裝:托盤