MC68HC908MR16/MC68HC908MR32
—
Rev. 5.0
Advance Information
MOTOROLA
List of Figures
21
Advance Information
—
MC68HC908MR16/MC68HC908MR32
List of Figures
Figure
Title
Page
1-1
1-2
1-3
1-4
MCU Block Diagram. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .32
64-Pin QFP Pin Assignments. . . . . . . . . . . . . . . . . . . . . . . .33
56-Pin SDIP Pin Assignments . . . . . . . . . . . . . . . . . . . . . . .34
Power Supply Bypassing . . . . . . . . . . . . . . . . . . . . . . . . . . .35
2-1
2-2
Memory Map . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .41
Control, Status, and Data Registers Summary . . . . . . . . . .42
4-1
4-2
4-3
4-4
FLASH Control Register (FLCR) . . . . . . . . . . . . . . . . . . . . .59
FLASH Programming Flowchart. . . . . . . . . . . . . . . . . . . . . .63
FLASH Block Protect Register (FLBPR) . . . . . . . . . . . . . . .65
FLASH Block Protect Start Address. . . . . . . . . . . . . . . . . . .65
5-1
Configuration Register (CONFIG) . . . . . . . . . . . . . . . . . . . .68
6-1
6-2
6-3
6-4
6-5
6-6
CPU Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .72
Accumulator (A) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .73
Index Register (H:X). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .73
Stack Pointer (SP) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .74
Program Counter (PC) . . . . . . . . . . . . . . . . . . . . . . . . . . . . .75
Condition Code Register (CCR). . . . . . . . . . . . . . . . . . . . . .75
7-1
7-2
7-3
7-4
7-5
7-6
7-7
7-8
7-9
SIM Block Diagram. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .91
CGM Clock Signals . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .92
External Reset Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . .94
Sources of Internal Reset. . . . . . . . . . . . . . . . . . . . . . . . . . .95
Internal Reset Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .95
POR Recovery . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .96
Interrupt Entry. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .99
Interrupt Processing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .100
Interrupt Recovery . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .101