
SPRS145G
–
JULY 2000
–
REVISED FEBRUARY 2002
123
POST OFFICE BOX 1443
HOUSTON, TEXAS 77251
–
1443
peripheral register description (continued)
Table 19. LF240xA/LC240xA DSP Peripheral Register Description (Continued)
ADDR
BIT 15
BIT 14
BIT 13
BIT 12
BIT 11
BIT 10
BIT 9
BIT 8
REG
BIT 7
BIT 6
BIT 5
BIT 4
BIT 3
BIT 2
BIT 1
BIT 0
GENERAL-PURPOSE (GP) TIMER CONFIGURATION CONTROL REGISTERS
–
EVA
07400h
—
T2STAT
T1STAT
—
T2TOADC
T1TOADC(1)
GPTCONA
T1TOADC(0)
TCOMPOE
—
T2PIN
T1PIN
07401h
D15
D14
D13
D12
D11
D10
D9
D8
T1CNT
D7
D6
D5
D4
D3
D2
D1
D0
07402h
D15
D14
D13
D12
D11
D10
D9
D8
T1CMPR
D7
D6
D5
D4
D3
D2
D1
D0
07403h
D15
D14
D13
D12
D11
D10
D9
D8
T1PR
D7
D6
D5
D4
D3
D2
D1
D0
07404h
FREE
SOFT
—
TMODE1
TMODE0
TPS2
TPS1
TPS0
T1CON
—
TENABLE
TCLKS1
TCLKS0
TCLD1
TCLD0
TECMPR
—
07405h
D15
D14
D13
D12
D11
D10
D9
D8
T2CNT
D7
D6
D5
D4
D3
D2
D1
D0
07406h
D15
D14
D13
D12
D11
D10
D9
D8
T2CMPR
D7
D6
D5
D4
D3
D2
D1
D0
07407h
D15
D14
D13
D12
D11
D10
D9
D8
T2PR
D7
D6
D5
D4
D3
D2
D1
D0
07408h
FREE
SOFT
—
TMODE1
TMODE0
TPS2
TPS1
TPS0
T2CON
T2SWT1
TENABLE
TCLKS1
TCLKS0
TCLD1
TCLD0
TECMPR
SELT1PR
07409h
to
07410h
Illegal
FULL AND SIMPLE COMPARE UNIT REGISTERS
–
EVA
07411h
CENABLE
CLD1
CLD0
SVENABLE
ACTRLD1
ACTRLD0
FCOMPOE
PDPINTA
STATUS
COMCONA
—
—
—
—
—
—
—
—
07412h
Illegal
07413h
SVRDIR
D2
D1
D0
CMP6ACT1
CMP6ACT0
CMP5ACT1
CMP5ACT0
ACTRA
CMP4ACT1
CMP4ACT0
CMP3ACT1
CMP3ACT0
CMP2ACT1
CMP2ACT0
CMP1ACT1
CMP1ACT0
07414h
Illegal
07415h
—
—
—
—
DBT3
DBT2
DBT1
DBT0
DBTCONA
EDBT3
EDBT2
EDBT1
DBTPS2
DBTPS1
DBTPS0
—
—
07416h
Illegal
07417h
D15
D14
D13
D12
D11
D10
D9
D8
CMPR1
D7
D6
D5
D4
D3
D2
D1
D0
07418h
D15
D14
D13
D12
D11
D10
D9
D8
CMPR2
D7
D6
D5
D4
D3
D2
D1
D0
07419h
D15
D14
D13
D12
D11
D10
D9
D8
CMPR3
D7
D6
D5
D4
D3
D2
D1
D0
0741Ah
to
0741Fh
Illegal
Indicates change with respect to the F243/F241 C242 device register maps
Indicates change with respect to the F243/F241, C242 device register maps.