
STD80/STDM80
3-470
SEC ASIC
DC8I
3 > 8 Inverting Decoder
Switching Characteristics
STD80 DC8I
(Typical process, 25
°
C, 5V, t
R
/t
F
= 0.44ns, SL: Standard Load)
(Continued)
Path
Parameter
Delay [ns]
SL = 2
Delay Equations [ns]
Group1*
0.37 + 0.030*SL
0.48 + 0.053*SL
0.22 + 0.046*SL
0.26 + 0.097*SL
0.34 + 0.031*SL
0.47 + 0.053*SL
0.19 + 0.045*SL
0.26 + 0.102*SL
0.37 + 0.029*SL
0.46 + 0.050*SL
0.24 + 0.045*SL
0.25 + 0.098*SL
0.13 + 0.032*SL
0.17 + 0.052*SL
0.25 + 0.039*SL
0.27 + 0.097*SL
0.34 + 0.031*SL
0.47 + 0.054*SL
0.19 + 0.046*SL
0.26 + 0.101*SL
0.37 + 0.029*SL
0.46 + 0.052*SL
0.24 + 0.045*SL
0.25 + 0.099*SL
0.38 + 0.030*SL
0.48 + 0.053*SL
0.22 + 0.045*SL
0.26 + 0.097*SL
0.14 + 0.031*SL
0.15 + 0.051*SL
0.27 + 0.040*SL
0.25 + 0.097*SL
0.35 + 0.032*SL
0.48 + 0.054*SL
0.19 + 0.048*SL
0.26 + 0.100*SL
0.12 + 0.033*SL
0.17 + 0.052*SL
0.25 + 0.039*SL
0.26 + 0.095*SL
Group2*
0.38 + 0.026*SL
0.48 + 0.051*SL
0.21 + 0.049*SL
0.25 + 0.104*SL
0.35 + 0.026*SL
0.48 + 0.051*SL
0.19 + 0.050*SL
0.26 + 0.103*SL
0.38 + 0.026*SL
0.46 + 0.050*SL
0.23 + 0.048*SL
0.24 + 0.104*SL
0.14 + 0.025*SL
0.18 + 0.050*SL
0.24 + 0.047*SL
0.26 + 0.102*SL
0.35 + 0.026*SL
0.48 + 0.051*SL
0.19 + 0.050*SL
0.26 + 0.103*SL
0.38 + 0.026*SL
0.46 + 0.050*SL
0.23 + 0.049*SL
0.24 + 0.104*SL
0.38 + 0.026*SL
0.48 + 0.051*SL
0.21 + 0.049*SL
0.24 + 0.103*SL
0.15 + 0.025*SL
0.16 + 0.050*SL
0.26 + 0.046*SL
0.23 + 0.103*SL
0.36 + 0.026*SL
0.48 + 0.051*SL
0.19 + 0.049*SL
0.25 + 0.103*SL
0.14 + 0.025*SL
0.17 + 0.050*SL
0.23 + 0.047*SL
0.24 + 0.102*SL
Group3*
0.39 + 0.025*SL
0.48 + 0.051*SL
0.17 + 0.054*SL
0.21 + 0.107*SL
0.37 + 0.025*SL
0.48 + 0.051*SL
0.14 + 0.054*SL
0.21 + 0.107*SL
0.39 + 0.025*SL
0.45 + 0.051*SL
0.18 + 0.054*SL
0.21 + 0.107*SL
0.15 + 0.025*SL
0.17 + 0.051*SL
0.17 + 0.054*SL
0.21 + 0.107*SL
0.37 + 0.025*SL
0.48 + 0.051*SL
0.14 + 0.054*SL
0.22 + 0.107*SL
0.39 + 0.025*SL
0.45 + 0.051*SL
0.18 + 0.054*SL
0.21 + 0.107*SL
0.40 + 0.025*SL
0.48 + 0.051*SL
0.16 + 0.054*SL
0.20 + 0.107*SL
0.15 + 0.025*SL
0.15 + 0.051*SL
0.18 + 0.054*SL
0.20 + 0.107*SL
0.38 + 0.025*SL
0.48 + 0.051*SL
0.14 + 0.054*SL
0.21 + 0.107*SL
0.15 + 0.025*SL
0.17 + 0.051*SL
0.16 + 0.054*SL
0.20 + 0.107*SL
S0 to YN0
tPLH
tPHL
tR
tF
tPLH
tPHL
tR
tF
tPLH
tPHL
tR
tF
tPLH
tPHL
tR
tF
tPLH
tPHL
tR
tF
tPLH
tPHL
tR
tF
tPLH
tPHL
tR
tF
tPLH
tPHL
tR
tF
tPLH
tPHL
tR
tF
tPLH
tPHL
tR
tF
0.43
0.58
0.31
0.46
0.40
0.58
0.29
0.46
0.43
0.56
0.33
0.44
0.19
0.28
0.33
0.46
0.40
0.58
0.28
0.46
0.43
0.56
0.33
0.45
0.44
0.58
0.31
0.45
0.20
0.26
0.35
0.44
0.41
0.58
0.28
0.46
0.19
0.27
0.33
0.45
S1 to YN0
S2 to YN0
S0 to YN1
S1 to YN1
S2 to YN1
S0 to YN2
S1 to YN2
S2 to YN2
S0 to YN3
*Group1 : SL < 2, *Group2 : 2 =
<