
STD150
3-330
Samsung ASIC
LD2Q/LD2QD2
D Latch with Active High, Reset, Q Output Only, 1X/2X Drive
Switching Characteristics
LD2Q
(Typical process, 25
°
C, 1.2V, t
R
/t
F
= 0.13ns, SL: Standard Load)
LD2QD2
Path
Parameter
Delay [ns]
SL = 2
0.086
0.080
0.163
0.171
0.086
0.077
0.209
0.182
0.087
0.078
0.165
0.158
<
Delay Equations [ns]
Group1*
0.052 + 0.017*SL
0.053 + 0.014*SL
0.140 + 0.011*SL
0.147 + 0.012*SL
0.053 + 0.017*SL
0.047 + 0.015*SL
0.186 + 0.011*SL
0.158 + 0.012*SL
0.055 + 0.016*SL
0.050 + 0.014*SL
0.142 + 0.011*SL
0.134 + 0.012*SL
Group2*
0.056 + 0.016*SL
0.058 + 0.013*SL
0.151 + 0.009*SL
0.160 + 0.009*SL
0.055 + 0.016*SL
0.056 + 0.013*SL
0.197 + 0.009*SL
0.171 + 0.009*SL
0.054 + 0.016*SL
0.056 + 0.013*SL
0.152 + 0.009*SL
0.147 + 0.009*SL
Group3*
0.048 + 0.017*SL
0.055 + 0.013*SL
0.161 + 0.008*SL
0.175 + 0.008*SL
0.048 + 0.017*SL
0.055 + 0.013*SL
0.207 + 0.008*SL
0.186 + 0.008*SL
0.048 + 0.017*SL
0.053 + 0.013*SL
0.163 + 0.008*SL
0.161 + 0.007*SL
D to Q
tR
tF
tPLH
tPHL
tR
tF
tPLH
tPHL
tR
tF
tPLH
tPHL
G to Q
RN to Q
*Group1 : SL < 4, *Group2 : =
Path
Parameter
Delay [ns]
SL = 2
0.076
0.072
0.168
0.179
0.076
0.071
0.213
0.190
0.077
0.070
0.169
0.160
<
Delay Equations [ns]
Group1*
0.058 + 0.009*SL
0.055 + 0.009*SL
0.154 + 0.007*SL
0.164 + 0.008*SL
0.057 + 0.010*SL
0.053 + 0.009*SL
0.199 + 0.007*SL
0.175 + 0.008*SL
0.059 + 0.009*SL
0.054 + 0.008*SL
0.155 + 0.007*SL
0.145 + 0.007*SL
Group2*
0.061 + 0.008*SL
0.062 + 0.007*SL
0.162 + 0.005*SL
0.173 + 0.005*SL
0.063 + 0.008*SL
0.063 + 0.007*SL
0.207 + 0.005*SL
0.184 + 0.005*SL
0.062 + 0.008*SL
0.060 + 0.006*SL
0.163 + 0.005*SL
0.155 + 0.005*SL
Group3*
0.059 + 0.008*SL
0.066 + 0.006*SL
0.180 + 0.004*SL
0.196 + 0.004*SL
0.059 + 0.008*SL
0.066 + 0.006*SL
0.225 + 0.004*SL
0.207 + 0.004*SL
0.059 + 0.008*SL
0.061 + 0.006*SL
0.181 + 0.004*SL
0.176 + 0.004*SL
D to Q
tR
tF
tPLH
tPHL
tR
tF
tPLH
tPHL
tR
tF
tPLH
tPHL
G to Q
RN to Q
*Group1 : SL < 4, *Group2 : =