參數(shù)資料
型號: SLC90E66-UF
廠商: STANDARD MICROSYSTEMS CORP
元件分類: 外設及接口
英文描述: Victory66 Enhanced PCI South Bridge with Ultra ATA/66 IDE Controller
中文描述: MULTIFUNCTION PERIPHERAL, PBGA324
封裝: PLASTIC, BGA-324
文件頁數(shù): 6/257頁
文件大?。?/td> 1333K
代理商: SLC90E66-UF
第1頁第2頁第3頁第4頁第5頁當前第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁
SMSC DS – SLC90E66
Page 6
Rev. 07/10/2002
4.1.25
4.1.26
4.1.27
4.2
4.2.1
4.2.2
4.2.3
4.2.4
4.2.5
4.2.6
4.2.7
SBMISCH South Bridge Miscellaneous High Register (Function 0).....................................................64
SHUTSC - Shutdown Special Cycle Code Register (Function 0).........................................................65
SGSC - Stop Grant Special Cycle Code Register (Function 0)............................................................65
PCI
TO
ISA/EIO
B
RIDGE
I/O
R
EGISTERS
..........................................................................................................65
DMA Registers.....................................................................................................................................65
Interrupt Controller Registers (I/O).......................................................................................................71
Counter/Timer Registers ......................................................................................................................76
NMI Registers (I/O) ..............................................................................................................................79
Real Time Clock Registers...................................................................................................................80
Advanced Power Management (APM) Registers (I/O)........................................................................81
X-Bus, Coprocessor, and Reset Registers...........................................................................................82
5.0
IDE CONTROLLER REGISTER DESCRIPTION.............................................................................................84
5.1
IDE
C
ONTROLLER
PCI
R
EGISTER
D
ESCRIPTION
(F
UNCTION
1) ...........................................................................84
5.1.1
VID - Vendor Identification Register (Function 1).................................................................................84
5.1.2
DID - Device Identification Register (Function 1)..................................................................................84
5.1.3
PCICMD - PCI Command Register (Function 1)..................................................................................84
5.1.4
PCISTS - PCI Device Status Register (Function 1)..............................................................................85
5.1.5
RID - Revision Identification Register (Function 1)...............................................................................85
5.1.6
CLASSCODE - Class Code Register (Function 1)...............................................................................85
5.1.7
MLT - Master Latency Timer Register (Function 1)..............................................................................86
5.1.8
HEDT - Header Type Register (Function 1) .........................................................................................86
5.1.9
IDEBASE1 - PCI Base Address Register 1 (Function 1)......................................................................86
5.1.10
IDEBASE2 - PCI Base Address Register 2 (Function 1)......................................................................87
5.1.11
IDEBASE3 - PCI Base Address Register 3 (Function 1)......................................................................87
5.1.12
IDEBASE4 - PCI Base Address Register 4 (Function 1)......................................................................87
5.1.13
BMIBA - Bus Master Interface Base Address Register (Function 1) ....................................................88
5.1.14
SVID - Subsystem Vendor ID (Function 1)...........................................................................................88
5.1.15
SID - Subsystem ID (Function 1)..........................................................................................................88
5.1.16
INTLINE - PCI IDE Interrupt Line (Function 1) .....................................................................................89
5.1.17
INTPIN - PCI IDE Interrupt Pin (Function 1).........................................................................................89
5.1.18
IDETIM - Primary/Secondary IDE Timing Registers (Function 1).........................................................89
5.1.19
SIDETIM - Slave IDE Timing Register (Function 1)..............................................................................91
5.1.20
IDESRC - IDE Slew Rate Control Register (Function 1) ......................................................................92
5.1.21
IDESTATUS - IDE Status Register (Function 1)...................................................................................92
5.1.22
UDMACTL - Ultra DMA Control Register (Function 1) .........................................................................92
5.1.23
UDMATIM - Ultra ATA/66 Timing Register (Function 1).......................................................................93
5.1.24
SMSC TEST - SMSC Test Register.....................................................................................................94
5.2
IDE
C
ONTROLLER
I/O
R
EGISTERS
....................................................................................................................95
5.2.1
BMICx - Bus Master IDE Command Register Primary/Secondary (I/O))..............................................95
5.2.2
BMISx - Bus Master IDE Status Register (I/O).....................................................................................96
5.2.3
BMIDTPx - Bus Master IDE Descriptor Table Pointer Register (I/O)....................................................97
6.0
USB REGISTER DESCRIPTION.....................................................................................................................98
6.1
USB
H
OST
C
ONTROLLER
PCI
C
ONFIGURATION
R
EGISTERS
(F
UNCTION
2)...........................................................98
6.1.1
VID - Vendor ID Register (Function 2)..................................................................................................98
6.1.2
DID - Device ID Register (Function 2)..................................................................................................98
6.1.3
PCICMD - PCI Command Register (Function 2)..................................................................................98
6.1.4
PCISTS - Status Register (Function 2).................................................................................................99
6.1.5
RID - Revision ID Register (Function 2) ............................................................................................100
6.1.6
CLASSCODE - Class Code Register (Function 2).............................................................................100
6.1.7
CLS - Cache Line Size (Function 2)...................................................................................................100
6.1.8
LTR - Latency Timer (Function 2)......................................................................................................100
6.1.9
HTR - Header Type Register (Function 2)..........................................................................................101
6.1.10
BIST...................................................................................................................................................101
6.1.11
BAR - Base Address Register 0 (Function 2).....................................................................................101
6.1.12
SVID - Subsystem Vendor ID Register...............................................................................................101
6.1.13
SID - Subsystem ID Register .............................................................................................................102
6.1.14
ILR - Interrupt Line Register (Function 2)...........................................................................................102
6.1.15
IPR - Interrupt Pin Register (Function 2) ............................................................................................102
6.1.16
MGR - Min_Gnt Register (Function 2)................................................................................................102
6.1.17
MLR - Max_Lat. Register (Function 2) ...............................................................................................103
6.1.18
TME - Test Mode Enable Register.....................................................................................................103
6.1.19
OME - ASIC Operational Mode Enable Register................................................................................104
6.2
O
PEN
H
OST
C
ONTROLLER
I
NTERFACE
M
EMORY
M
APPED
R
EGISTERS
................................................................104
相關(guān)PDF資料
PDF描述
SLD-63518272X General handling precautions
SLD-63518240X General handling precautions
SLD-63518241X General handling precautions
SLD-63518242X General handling precautions
SLD-63518250X General handling precautions
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
SLC90-F-1855 制造商:Distributed By MCM 功能描述:Mini Coax Right-angle F-type Compression Connector 制造商:MCM 功能描述:F CONNECTOR COMPRESSION RT-ANGL 23AWG MINICOAX 1PC/1PK
SLC90-RCA-1855 制造商:Distributed By MCM 功能描述:Mini Coax Right-angle RCA Compression Connector 制造商:MCM 功能描述:RCA CONNECTOR COMPRESSION RT-ANGL 23AWG MINICOAX 1PC/1PK
SLCASA-CVR 功能描述:線性和開關(guān)式電源 COVER FOR SL CASE A RoHS:否 制造商:TDK-Lambda 產(chǎn)品:Switching Supplies 開放式框架/封閉式:Enclosed 輸出功率額定值:800 W 輸入電壓:85 VAC to 265 VAC 輸出端數(shù)量:1 輸出電壓(通道 1):20 V 輸出電流(通道 1):40 A 商用/醫(yī)用: 輸出電壓(通道 2): 輸出電流(通道 2): 安裝風格:Rack 長度: 寬度: 高度:
SLCASB-CVR 功能描述:線性和開關(guān)式電源 COVER FOR SL CASE B RoHS:否 制造商:TDK-Lambda 產(chǎn)品:Switching Supplies 開放式框架/封閉式:Enclosed 輸出功率額定值:800 W 輸入電壓:85 VAC to 265 VAC 輸出端數(shù)量:1 輸出電壓(通道 1):20 V 輸出電流(通道 1):40 A 商用/醫(yī)用: 輸出電壓(通道 2): 輸出電流(通道 2): 安裝風格:Rack 長度: 寬度: 高度:
SLCASC-CVR 功能描述:線性和開關(guān)式電源 COVER FOR SL CASE C RoHS:否 制造商:TDK-Lambda 產(chǎn)品:Switching Supplies 開放式框架/封閉式:Enclosed 輸出功率額定值:800 W 輸入電壓:85 VAC to 265 VAC 輸出端數(shù)量:1 輸出電壓(通道 1):20 V 輸出電流(通道 1):40 A 商用/醫(yī)用: 輸出電壓(通道 2): 輸出電流(通道 2): 安裝風格:Rack 長度: 寬度: 高度: