參數(shù)資料
型號: SAA7109E
廠商: NXP SEMICONDUCTORS
元件分類: 消費(fèi)家電
英文描述: PC-CODEC
中文描述: SPECIALTY CONSUMER CIRCUIT, PBGA156
封裝: 15 X 15 MM, 1.15 MM HEIGHT, PLASTIC, SOT-472-1, BGA-156
文件頁數(shù): 177/202頁
文件大?。?/td> 983K
代理商: SAA7109E
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁當(dāng)前第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁
2004 Mar 16
177
Philips Semiconductors
Product specification
PC-CODEC
SAA7108E; SAA7109E
Table 203
I port I/O enable, output clock and gated clock phase control; global set 87H[7:4]; note 1
Notes
1.
2.
X = don’t care.
IPCK3 and IPCK2 only affects the gated clock (subaddress 80H, bit ICKS2 = 1).
Table 204
I port I/O enable, output clock and gated clock phase control; global set 87H[1:0]
OUTPUT CLOCK AND GATED CLOCK PHASE CONTROL
CONTROL BITS 7 TO 4
IPCK3
(2)
IPCK2
(2)
IPCK1
IPCK0
ICLK default output phase
ICLK phase shifted by
1
2
clock cycle
recommended for ICKS1 = 1
and ICKS0 = 0 (subaddress 80H)
ICLK phase shifted by about 3 ns
ICLK phase shifted by
1
2
clock cycle + approximately
3 ns
alternatively to setting ‘01’
IDQ = gated clock default output phase
IDQ = gated clock phase shifted by
1
2
clock cycle
recommended
for gated clock output
IDQ = gated clock phase shifted by approximately 3 ns
IDQ = gated clock phase shifted by
1
2
clock cycle + approximately
3 ns
alternatively to setting ‘01’
X
X
X
X
0
0
0
1
X
X
X
X
1
1
0
1
0
0
0
1
X
X
X
X
1
1
0
1
X
X
X
X
I PORT I/O ENABLE
CONTROL BITS 1 AND 0
IPE1
IPE0
I port output is disabled by software
I port output is enabled by software
I port output is enabled by pin ITRI at logic 0
I port output is enabled by pin ITRI at logic 1
0
0
1
1
0
1
0
1
相關(guān)PDF資料
PDF描述
SAA7108AE HD-CODEC
SAA7109A HD-CODEC
SAA7109AE HD-CODEC
SAA7110A Digital Multistandard Colour Decoder(數(shù)字多標(biāo)準(zhǔn)彩色譯碼器)
SAA7111A Enhanced Video Input Processor EVIP
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
SAA7109E/V1,518 功能描述:視頻 IC PC CODEC WO MACROVISION LCNE RoHS:否 制造商:Fairchild Semiconductor 工作電源電壓:5 V 電源電流:80 mA 最大工作溫度:+ 85 C 封裝 / 箱體:TSSOP-28 封裝:Reel
SAA7109E/V1,557 功能描述:視頻 IC PC CODEC WO MACROVISION LCNE RoHS:否 制造商:Fairchild Semiconductor 工作電源電壓:5 V 電源電流:80 mA 最大工作溫度:+ 85 C 封裝 / 箱體:TSSOP-28 封裝:Reel
SAA7110 制造商:PHILIPS 制造商全稱:NXP Semiconductors 功能描述:One Chip Front-end 1 OCF1
SAA7110/7110A 制造商:未知廠家 制造商全稱:未知廠家 功能描述:One Chip Frontend 1 (OCF1) Product Specification
SAA7110A 制造商:PHILIPS 制造商全稱:NXP Semiconductors 功能描述:One Chip Front-end 1 OCF1