參數(shù)資料
型號: S3P7559-AT
元件分類: 微控制器/微處理器
英文描述: 4-BIT, OTPROM, 6 MHz, MICROCONTROLLER, PDIP64
封裝: 0.750 INCH, SDIP-64
文件頁數(shù): 165/197頁
文件大?。?/td> 1181K
代理商: S3P7559-AT
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁當前第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁
S3C7559/P7559
PRODUCT OVERVIEW
1-7
Table 1-1. S3C7559/P7559 Pin Descriptions (Continued)
Pin Name
Pin Type
Description
Number
Share Pin
P10.0–P10.3
P11.0–P11.3
I/O
Same as port 9.
Ports 10 and 11 can be paired to support 8-bit data
transfer.
19–16
(12–9)
23–20
(16–13)
P12.0–P12.3
I/O
4-bit I/O port.
1-bit or 4-bit read/write and test is possible.
Individual pins are software configurable as input or
output.
4-bit pull-down resistors are software assignable;
pull-down resistors are automatically disabled for
output pins.
27–24
(20–17)
P13.0–P13.2
I/O
3-bit I/O port; characteristics are same as port 9.
7–5
(64–62)
DTMF
O
DTMF output.
31 (24)
SCK
I/O
Serial I/O interface clock signal
15 (8)
P0.0
SO
I/O
Serial data output
14 (7)
P0.1
SI
I/O
Serial data input
13 (6)
P0.2
BTCO
I/O
Basic timer clock output
12 (5)
P0.3
INT0, INT1
I
External interrupts. The triggering edge for INT0 and
INT1 is selectable. INT0 is synchronized to system
clock.
4, 3
(61, 60)
P1.0, P1.1
INT2
I
Quasi-interrupt with detection of rising edges
2 (59)
P1.2
INT4
I
External interrupt with detection of rising and falling
edges.
1 (58)
P1.3
TCLO0
I/O
Timer/counter 0 clock output
11 (4)
P2.0
TCLO1
I/O
Timer/counter 1 clock output
10 (3)
P2.1
CLO
I/O
Clock output
9 (2)
P2.2
BUZ
I/O
2 kHz, 4 kHz, 8 kHz, or 16 kHz frequency output at
the watch timer clock frequency of 32.768 kHz for
buzzer sound
8 (1)
P2.3
TCL0
I/O
External clock input for timer/counter 0
34 (27)
P3.0
TCL1
I/O
External clock input for timer/counter 1
33 (26)
P3.1
KS0–KS3
KS4–KS7
I/O
Quasi-interrupt inputs with falling edge detection
51–48
(44–41)
55–52
(48–45)
P6.0–P6.3
P7.0–P7.3
NOTE: Parentheses indicate pin number for 64 QFP package.
相關PDF資料
PDF描述
S3C8235XX-ET 8-BIT, MROM, 10 MHz, MICROCONTROLLER, PQFP64
S3C8248XX-QW 8-BIT, MROM, 10 MHz, MICROCONTROLLER, PQFP80
S3P8249-QW 8-BIT, OTPROM, 10 MHz, MICROCONTROLLER, PQFP80
S3C8285XXX-QW 8-BIT, MROM, 11.1 MHz, MICROCONTROLLER, PQFP80
S3C8444XX-TW 8-BIT, MROM, 18 MHz, MICROCONTROLLER, PQFP80
相關代理商/技術參數(shù)
參數(shù)描述
S3P7559XZZ-AT99 制造商:Samsung Semiconductor 功能描述:
S3P7565 制造商:SAMSUNG 制造商全稱:Samsung semiconductor 功能描述:single-chip CMOS microcontroller
S3P7574 制造商:SAMSUNG 制造商全稱:Samsung semiconductor 功能描述:Product Overview Address Spaces Addressing Modes Memory Map SAM47 Instruction Set
S3P7588X 制造商:SAMSUNG 制造商全稱:Samsung semiconductor 功能描述:4-BIT RISC MICROPROCESSOR
S3P8075 制造商:SAMSUNG 制造商全稱:Samsung semiconductor 功能描述:SAM87 family of 8-bit single-chip CMOS microcontrollers, 272-byte general purpose register area, 16-Kbyte internal program memory