參數(shù)資料
型號: PCI4515ZHK
廠商: Texas Instruments, Inc.
英文描述: SINGLE SOCKET CARDBUS CONTROLLER WITH INTEGRATED
中文描述: 單插槽CardBus控制器,它集成
文件頁數(shù): 62/216頁
文件大小: 1138K
代理商: PCI4515ZHK
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁當前第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁
324
ExCA card detect and general control register (ExCA 816h, see Section 5.19): bits 7, 6
Socket event register (CardBus offset 00h, see Section 6.1): bits 30
Socket mask register (CardBus offset 04h, see Section 6.2): bits 30
Socket present state register (CardBus offset 08h, see Section 6.3): bits 137, 51
Socket control register (CardBus offset 10h, see Section 6.5): bits 64, 20
Global reset-only bits, as the name implies, are cleared only by GRST. These bits are never cleared by PRST,
regardless of the setting of the PME enable bit. The GRST signal is gated only by the SUSPEND signal. This means
that assertion of SUSPEND blocks the GRST signal internally, thus preserving all register contents. Figure 312 is
a diagram showing the application of GRST and PRST.
The global reset-only bits (function 0) are:
Status register (PCI offset 06h, see Section 4.5): bits 1511, 8
Secondary status register (PCI offset 16h, see Section 4.14): bits 1511, 8
Subsystem vendor ID register (PCI offset 40h, see Section 4.26): bits 15–0
Subsystem ID register (PCI offset 42h, see Section 4.27): bits 15–0
PC Card 16-bit I/F legacy-mode base-address register (PCI offset 44h, see Section 4.28): bits 310
System control register (PCI offset 80h, see Section 4.29): bits 3124, 2213, 11, 60
General control register (PCI offset 86h, see Section 4.30): bits 1310, 7, 53, 1, 0
General-purpose event status register (PCI offset 88h, see Section 4.31): bits 7, 6, 40
General-purpose event enable register (PCI offset 89h, see Section 4.32): bits 7, 6, 40
General-purpose output register (PCI offset 8Bh, see Section 4.34): bits 40
Multifunction routing register (PCI offset 8Ch, see Section 4.35): bits 310
Retry status register (PCI offset 90h, see Section 4.36): bits 75, 3, 1
Card control register (PCI offset 91h, see Section 4.37): bits 7, 20
Device control register (PCI offset 92h, see Section 4.38): bits 75, 30
Diagnostic register (PCI offset 93h, see Section 4.39): bits 70
Power management capabilities register (PCI offset A2h, see Section 4.42): bit 15
Power management CSR register (PCI offset A4h, see Section 4.43): bits 15, 8
Serial bus data register (PCI offset B0h, see Section 4.46): bits 70
Serial bus index register (PCI offset B1h, see Section 4.47): bits 70
Serial bus slave address register (PCI offset B2h, see Section 4.48): bits 70
Serial bus control/status register (PCI offset B3h, see Section 4.49): bits 7, 30
ExCA identification and revision register (ExCA 800h, see Section 5.1): bits 70
ExCA global control register (ExCA 81Eh, see Section 5.20): bits 20
CardBus socket power management register (CardBus 20h, see Section 6.6): bits 25, 24
The global reset-only bit (function 2) is:
Subsystem vendor ID register (PCI offset 2Ch, see Section 7.10): bits 150
Subsystem ID register (PCI offset 2Eh, see Section 7.10): bits 3116
Minimum grant and maximum latency register (PCI offset 3Eh, see Section 7.14): bits 150
Power management control and status register (PCI offset 48h, see Section 7.18): bits 15, 8, 1, 0
Miscellaneous configuration register (PCI offset F0h, see Section 7.21): bits 15, 118, 50
Link enhancement control register (PCI offset F4h, see Section 7.22): bits 1512, 10, 8, 7, 2, 1
Bus options register (OHCI offset 20h, see Section 8.9): bits 1512
GUID high register (OHCI offset 24h, see Section 8.10): bits 310
GUID low register (OHCI offset 28h, see Section 8.11): bits 310
Host controller control register (OHCI offset 50h/54h, see Section 8.16): bit 23
Link control register (OHCI offset E0h/E4h, see Section 8.31): bit 6
相關PDF資料
PDF描述
PCI6420 Integrated 2-Slot PC Card & Dedicated Flash Media Controller
PCI6421 DUAL/SINGLE SOCKET CARDBUS AND ULTRAMEDIA CONTROLLER
PCI6611 DUAL/SINGLE SOCKET CARDBUS AND ULTRAMEDIA CONTROLLER
PCI6621 DUAL/SINGLE SOCKET CARDBUS AND ULTRAMEDIA CONTROLLER
PCI6515 SINGLE SOCKET CARDBUS CONTROLLER WITH DEDICATED SMART CARD SOCKET
相關代理商/技術(shù)參數(shù)
參數(shù)描述
PCI4520 制造商:TI 制造商全稱:Texas Instruments 功能描述:DUAL-SOCKET PC CARD AND INTEGRATED 1394A-2000 OHCI TWO-PORT PHY/LINK-LAYER CONTROLLER
PCI4520GHK 功能描述:外圍驅(qū)動器與原件 - PCI 2 Slot PC Card & int 1394a-2000 RoHS:否 制造商:PLX Technology 工作電源電壓: 最大工作溫度: 安裝風格:SMD/SMT 封裝 / 箱體:FCBGA-1156 封裝:Tray
PCI4520ZHK 制造商:Texas Instruments 功能描述:
PCI-471LF 制造商:PROTECHSYSTEMS 制造商全稱:PROTECHSYSTEMS 功能描述:PCI ULV Celeron M CPU Card
PCI5 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Fuse