Table of Contents
MC68HC08AB16A
—
Rev. 2.0
Technical Data
MOTOROLA
Table of Contents
13
13.7
13.7.1
13.7.2
13.7.3
I/O Registers. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .217
PIT Status and Control Register. . . . . . . . . . . . . . . . . . . . .217
PIT Counter Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . .219
PIT Counter Modulo Registers. . . . . . . . . . . . . . . . . . . . . .220
Section 14. Analog-to-Digital Converter (ADC)
14.1
Contents . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .221
14.2
Introduction. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .222
14.3
Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .222
14.4
14.4.1
14.4.2
14.4.3
14.4.4
14.4.5
Functional Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .223
ADC Port I/O Pins . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .224
Voltage Conversion . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .224
Conversion Time . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .224
Conversion. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .224
Accuracy and Precision . . . . . . . . . . . . . . . . . . . . . . . . . . .225
14.5
Interrupts. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .225
14.6
14.6.1
14.6.2
Low-Power Modes . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .225
Wait Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .225
Stop Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .225
14.7
14.7.1
14.7.2
14.7.3
14.7.4
I/O Signals . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .225
ADC Analog Power Pin (V
DDAREF
ADC Analog Ground Pin (A
VSS
ADC Voltage Reference High Pin (V
ADC Voltage In (V
ADIN
) . . . . . . . . . . . . . . . . . . . . . . . . . . .226
). . . . . . . . . . . . . . . . . . .226
) . . . . . . . . . . . . . . .226
). . . . . . . . . . . . .226
/V
REFL
REFH
14.8
14.8.1
14.8.2
14.8.3
I/O Registers. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .226
ADC Status and Control Register (ADSCR). . . . . . . . . . . .227
ADC Data Register (ADR) . . . . . . . . . . . . . . . . . . . . . . . . .229
ADC Clock Register (ADCLK) . . . . . . . . . . . . . . . . . . . . . .229
Section 15. Serial Communications Interface
Module (SCI)
15.1
Contents . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .231
15.2
Introduction. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .232