參數(shù)資料
型號(hào): MC68HC05L5FU
廠商: FREESCALE SEMICONDUCTOR INC
元件分類: 微控制器/微處理器
英文描述: MROM, 4.2 MHz, MICROCONTROLLER, PQFP80
封裝: PLASTIC, QFP-80
文件頁數(shù): 155/200頁
文件大?。?/td> 941K
代理商: MC68HC05L5FU
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁當(dāng)前第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁
NON-DISCLOSURE
AGREEMENT
REQUIRED
Resets and Interrupts
General Release Specification
MC68HC(7)05L5 Rev. 2.0
58
Resets and Interrupts
MOTOROLA
Upon reset, the I bit in the condition code register is set and interrupts
are disabled (masked). When an interrupt occurs, the I bit is set
automatically by hardware after stacking the condition code register
(CCR). All interrupts in the MC68HC05L5 follow a fixed hardware priority
circuit to resolve simultaneous requests.
Each interrupt has a software programmable interrupt mask bit which
may be used to selectively inhibit automatic hardware response. In
addition, the I bit in the CCR acts as a class inhibit mask to inhibit all
sources in the I-bit class. RESET and software interrupt (SWI) are not
masked by the I bit in the CCR.
SWI is an instruction rather than a prioritized asynchronous interrupt
source. In a sense, it is lower in priority than any source because once
any interrupt sequence has begun, SWI cannot override it. In another
sense, it is higher in priority than any hardware sources, except reset,
because once the SWI opcode is fetched, no other sources can be
honored until after the first instruction in the SWI service routine has
been executed. SWI causes the I mask bit in the CCR to be set.
Table 4-1. Interrupt Vector Assignments
Vector
Address
Interrupt Source
Masked
by
Local
Mask
Priority
(1 = Highest)
3FF0–3FF1
Timebase
I bit
TBIE
7
3FF2–3FF3
SSPI
I bit
SPIE
6
3FF4–3FF5
Timer 2
TI2I
OC2I
I bit
TI2IE
OC2IE
5
3FF6–3FF7
Timer 1
ICI
OC1I
TOI
I bit
ICIE
OC1IE
TOIE
4
3FF8–3FF9
KWI
I bit
KWIE
3
3FFA–3FFB
IRQ
IRQ1
IRQ2
I bit
IRQ1E
IRQ2E
2
3FFC–3FFD
SWI
None
Same level as
an instruction
3FFE–3FFF
Reset
COP
RESET pin
Power-on
None
COPE
None
1
F
re
e
sc
a
le
S
e
m
ic
o
n
d
u
c
to
r,
I
Freescale Semiconductor, Inc.
For More Information On This Product,
Go to: www.freescale.com
n
c
..
.
相關(guān)PDF資料
PDF描述
MC68HC705L5FU 8-BIT, OTPROM, 2.1 MHz, MICROCONTROLLER, PQFP80
MC68HC705RC17P 8-BIT, OTPROM, 2.097 MHz, MICROCONTROLLER, PDIP28
MC68HC705RC17DW 8-BIT, OTPROM, 2.097 MHz, MICROCONTROLLER, PDSO28
MC68HC705T10 8-BIT, OTPROM, 2.1 MHz, MICROCONTROLLER, PDIP56
MC68HC05T7 8-BIT, MROM, 2.1 MHz, MICROCONTROLLER, PDIP56
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
MC68HC05L6 制造商:FREESCALE 制造商全稱:Freescale Semiconductor, Inc 功能描述:8-Bit Microcomputer with Liquid Crystal Driver Circuitry
MC68HC05M6 制造商:MOTOROLA 制造商全稱:Motorola, Inc 功能描述:microcomputer unit with VFD drive capacity
MC68HC05M9 制造商:MOTOROLA 制造商全稱:Motorola, Inc 功能描述:microcomputer unit with VFD drive capability
MC68HC05P1 制造商:FREESCALE 制造商全稱:Freescale Semiconductor, Inc 功能描述:HCMOS Microcontroller Unit
MC68HC05P15 制造商:FREESCALE 制造商全稱:Freescale Semiconductor, Inc 功能描述:SPECIFICATION