參數(shù)資料
型號(hào): MC68060RC60
廠商: MOTOROLA INC
元件分類: 微控制器/微處理器
英文描述: 32-BIT, 60 MHz, MICROPROCESSOR, CPGA206
封裝: CAVITY DOWN, PGA-206
文件頁數(shù): 13/416頁
文件大?。?/td> 1451K
代理商: MC68060RC60
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁當(dāng)前第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁第258頁第259頁第260頁第261頁第262頁第263頁第264頁第265頁第266頁第267頁第268頁第269頁第270頁第271頁第272頁第273頁第274頁第275頁第276頁第277頁第278頁第279頁第280頁第281頁第282頁第283頁第284頁第285頁第286頁第287頁第288頁第289頁第290頁第291頁第292頁第293頁第294頁第295頁第296頁第297頁第298頁第299頁第300頁第301頁第302頁第303頁第304頁第305頁第306頁第307頁第308頁第309頁第310頁第311頁第312頁第313頁第314頁第315頁第316頁第317頁第318頁第319頁第320頁第321頁第322頁第323頁第324頁第325頁第326頁第327頁第328頁第329頁第330頁第331頁第332頁第333頁第334頁第335頁第336頁第337頁第338頁第339頁第340頁第341頁第342頁第343頁第344頁第345頁第346頁第347頁第348頁第349頁第350頁第351頁第352頁第353頁第354頁第355頁第356頁第357頁第358頁第359頁第360頁第361頁第362頁第363頁第364頁第365頁第366頁第367頁第368頁第369頁第370頁第371頁第372頁第373頁第374頁第375頁第376頁第377頁第378頁第379頁第380頁第381頁第382頁第383頁第384頁第385頁第386頁第387頁第388頁第389頁第390頁第391頁第392頁第393頁第394頁第395頁第396頁第397頁第398頁第399頁第400頁第401頁第402頁第403頁第404頁第405頁第406頁第407頁第408頁第409頁第410頁第411頁第412頁第413頁第414頁第415頁第416頁
Table of Contents
MOTOROLA
M68060 USER’S MANUAL
xiii
6.1.3.4
Accrued Exception Byte ........................................................................... 6-6
6.1.4
Floating-Point Instruction Address Register (FPIAR) ................................. 6-7
6.2
Floating-Point Data Formats and Data Types............................................... 6-7
6.3
Computational Accuracy ............................................................................. 6-11
6.3.1
Intermediate Result................................................................................... 6-12
6.3.2
Rounding the Result ................................................................................. 6-13
6.4
Postprocessing Operation........................................................................... 6-15
6.4.1
Underflow, Round, and Overflow .............................................................. 6-15
6.4.2
Conditional Testing ................................................................................... 6-16
6.5
Floating-Point Exceptions ........................................................................... 6-19
6.5.1
Unimplemented Floating-Point Instructions .............................................. 6-19
6.5.2
Unsupported Floating-Point Data Types................................................... 6-21
6.5.3
Unimplemented Effective Address Exception ........................................... 6-22
6.6
Floating-Point Arithmetic Exceptions .......................................................... 6-22
6.6.1
Branch/Set on Unordered (BSUN)............................................................ 6-24
6.6.1.1
Trap Disabled Results (FPCR BSUN Bit Cleared) ................................. 6-24
6.6.1.2
Trap Enabled Results (FPCR BSUN Bit Set) ......................................... 6-24
6.6.2
Signaling Not-a-Number (SNAN) .............................................................. 6-25
6.6.2.1
Trap Disabled Results (FPCR SNAN Bit Cleared) ................................. 6-25
6.6.2.2
Trap Enabled Results (FPCR SNAN Bit Set) ......................................... 6-26
6.6.3
Operand Error ........................................................................................... 6-26
6.6.3.1
Trap Disabled Results (FPCR OPERR Bit Cleared)............................... 6-27
6.6.3.2
Trap Enabled Results (FPCR OPERR Bit Set)....................................... 6-27
6.6.4
Overflow.................................................................................................... 6-28
6.6.4.1
Trap Disabled Results (FPCR OVFL Bit Cleared) .................................. 6-29
6.6.4.2
Trap Enabled Results (FPCR OVFL Bit Set) .......................................... 6-29
6.6.5
Underflow.................................................................................................. 6-30
6.6.5.1
Trap Disabled Results (FPCR UNFL Bit Cleared) .................................. 6-31
6.6.5.2
Trap Enabled Results (FPCR UNFL Bit Set) .......................................... 6-31
6.6.6
Divide-by-Zero .......................................................................................... 6-32
6.6.6.1
Trap Disabled Results (FPCR DZ Bit Cleared)....................................... 6-33
6.6.6.2
Trap Enabled Results (FPCR DZ Bit Set)............................................... 6-33
6.6.7
Inexact Result ........................................................................................... 6-33
6.6.7.1
Trap Disabled Results (FPCR INEX1 Bit and INEX2 Bit Cleared........... 6-34
6.6.7.2
Trap Enabled Results (Either FPCR INEX1 Bit or INEX2 Bit Set).......... 6-34
6.7
Floating-Point State Frames ....................................................................... 6-35
Section 7
Bus Operation
7.1
Bus Characteristics ....................................................................................... 7-1
7.2
Full-, Half-, and Quarter-Speed Bus Operation and BCLK ........................... 7-3
7.3
Acknowledge Termination Ignore State Capability ....................................... 7-4
7.4
Bus Control Register..................................................................................... 7-4
7.5
Data Transfer Mechanism............................................................................. 7-5
7.6
Misaligned Operands .................................................................................... 7-9
相關(guān)PDF資料
PDF描述
MC68060RC60 32-BIT, 60 MHz, MICROPROCESSOR, CPGA206
MC68LC060ZU66 32-BIT, 66.67 MHz, MICROPROCESSOR, PBGA304
MC68EC060ZU66 32-BIT, 66.67 MHz, MICROPROCESSOR, PBGA304
MC68EC060ZU50 32-BIT, 50 MHz, MICROPROCESSOR, PBGA304
MC6808P 8-BIT, 1 MHz, MICROPROCESSOR, PDIP40
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
MC6808 制造商:FREESCALE 制造商全稱:Freescale Semiconductor, Inc 功能描述:8-BIT MPUS, 8-BIT MCUS, 8-BIT PERIPHERALS
MC6809 制造商:MOTOROLA 制造商全稱:Motorola, Inc 功能描述:8-Bit Microprocessing Unit
MC6809CP 制造商:MOTOROLA 制造商全稱:Motorola, Inc 功能描述:8-Bit Microprocessing Unit
MC6809CS 制造商:MOTOROLA 制造商全稱:Motorola, Inc 功能描述:8-Bit Microprocessing Unit
MC6809P 制造商:MOTOROLA 制造商全稱:Motorola, Inc 功能描述:8-Bit Microprocessing Unit