參數資料
型號: MC100ES8223TC
廠商: INTEGRATED DEVICE TECHNOLOGY INC
元件分類: 時鐘及定時
英文描述: 100E SERIES, LOW SKEW CLOCK DRIVER, 22 TRUE OUTPUT(S), 0 INVERTED OUTPUT(S), PQFP64
封裝: PLASTIC, LQFP-64
文件頁數: 2/8頁
文件大?。?/td> 447K
代理商: MC100ES8223TC
MC100ES8223
MOTOROLA
TIMING SOLUTIONS
2
Figure 1. MC100ES8223 Logic Diagram
Figure 2. 64–Lead Package Pinout (Top View)
0
1
HCLK
PCLK
CLK_SEL
VCC
Q0
Q1
Q2
Q3
Q20
Q21
Q18
Q19
VCCO
Q6
Q5
Q4
Q3
Q2
Q1
Q0
VCCO
Q14
Q15
Q16
Q17
Q18
Q19
Q20
VCCO
Q7
Q8
Q9
Q10
Q1
1
Q1
1
Q12
Q13
VCCO
NC
VCC
HSTL
CLK_SEL
PCLK
GND
OE
NC
Q21
VCCO
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
31
30
29
28
27
26
25
24
23
22
21
20
19
18
17
123
456789 10 11 12 13 14 15 16
48 47 46 45 44 43 42 41 40 39 38 37 36 35 34 33
32
MC100ES8223
OE
VCC
Table 1. Pin Configuration
Pin
I/O
Type
Function
HCLK1, HCLK
Input
HSTL
Differential HSTL reference clock signal input
PCLK, PCLK0
Input
PECL
Differential PECL reference clock signal input
CLK_SEL
Input
LVCMOS
Reference clock input select
OE
Input
LVCMOS
Output enable/disable. OE is synchronous to the input reference clock which eliminates
possible output runt pulses when the OE state is changed.
Q[0-21], Q[0-21]
Output
HSTL
Differential clock outputs
GND
Supply
Negative power supply
VCC
Supply
Positive power supply of the device core (3.3V)
VCCO
Supply
Positive power supply of the HSTL outputs. All VCCO pins must be connected to the positive
power supply (1.5V or 1.8V) for correct DC and AC operation.
Table 2. Function Table
Pin
0
1
CLK_SEL
HCLK, HCLK input pair is the reference clock. HCLK is
HSTL compatible.
PCLK, PCLK input pair is the reference clock. PCLK is PECL
compatible.
OE
Outputs disabled, Q[0:21]=L, Q[0:21]=H
Outputs enabled
F
re
e
sc
a
le
S
e
m
ic
o
n
d
u
c
to
r,
I
Freescale Semiconductor, Inc.
For More Information On This Product,
Go to: www.freescale.com
n
c
..
.
MC100ES8223
Low Voltage 1:22 Differential HSTL Clock Fanout Buffer
NETCOM
IDT Low Voltage 1:22 Differential HSTL Clock Fanout Buffer
Freescale Timing Solutions Organization has been acquired by Integrated Device Technology, Inc
MC100ES8223
2
相關PDF資料
PDF描述
MC100H643FNR2 100H SERIES, LOW SKEW CLOCK DRIVER, 8 TRUE OUTPUT(S), 0 INVERTED OUTPUT(S), PQCC28
MC100H644FNR2 100H SERIES, LOW SKEW CLOCK DRIVER, 4 TRUE OUTPUT(S), 2 INVERTED OUTPUT(S), PQCC20
MC100LVEL29DWR2 100LVEL SERIES, DUAL POSITIVE EDGE TRIGGERED D FLIP-FLOP, COMPLEMENTARY OUTPUT, PDSO20
MC100LVEL31D 100LVEL SERIES, POSITIVE EDGE TRIGGERED D FLIP-FLOP, COMPLEMENTARY OUTPUT, PDSO8
MC10101FN 10K SERIES, QUAD 1-INPUT INV/NINV GATE, PQCC20
相關代理商/技術參數
參數描述
MC100H600FN 功能描述:轉換 - 電壓電平 9-Bit TTL to ECL RoHS:否 制造商:Micrel 類型:CML/LVDS/LVPECL to LVCMOS/LVTTL 傳播延遲時間:1.9 ns 電源電流:14 mA 電源電壓-最大:3.6 V 電源電壓-最小:3 V 最大工作溫度:+ 85 C 安裝風格:SMD/SMT 封裝 / 箱體:MLF-8
MC100H600FNG 功能描述:轉換 - 電壓電平 9-Bit TTL to ECL RoHS:否 制造商:Micrel 類型:CML/LVDS/LVPECL to LVCMOS/LVTTL 傳播延遲時間:1.9 ns 電源電流:14 mA 電源電壓-最大:3.6 V 電源電壓-最小:3 V 最大工作溫度:+ 85 C 安裝風格:SMD/SMT 封裝 / 箱體:MLF-8
MC100H600FNR2 功能描述:轉換 - 電壓電平 9-Bit TTL to ECL RoHS:否 制造商:Micrel 類型:CML/LVDS/LVPECL to LVCMOS/LVTTL 傳播延遲時間:1.9 ns 電源電流:14 mA 電源電壓-最大:3.6 V 電源電壓-最小:3 V 最大工作溫度:+ 85 C 安裝風格:SMD/SMT 封裝 / 箱體:MLF-8
MC100H600FNR2G 功能描述:轉換 - 電壓電平 9-Bit TTL to ECL RoHS:否 制造商:Micrel 類型:CML/LVDS/LVPECL to LVCMOS/LVTTL 傳播延遲時間:1.9 ns 電源電流:14 mA 電源電壓-最大:3.6 V 電源電壓-最小:3 V 最大工作溫度:+ 85 C 安裝風格:SMD/SMT 封裝 / 箱體:MLF-8
MC100H601FN 功能描述:轉換 - 電壓電平 9-Bit ECL to TTL RoHS:否 制造商:Micrel 類型:CML/LVDS/LVPECL to LVCMOS/LVTTL 傳播延遲時間:1.9 ns 電源電流:14 mA 電源電壓-最大:3.6 V 電源電壓-最小:3 V 最大工作溫度:+ 85 C 安裝風格:SMD/SMT 封裝 / 箱體:MLF-8