Page 7
1. Overview
5
8
f
o
5
0
2
,
8
0
.
l
u
J
1
2
.
1
.
v
e
R
)
T
4
8
/
C
2
3
M
,
4
8
/
C
2
3
M
(
p
u
o
r
G
4
8
/
C
2
3
M
SRxD4
/
SDA4
/
TxD4
/
ANEX1
/
P9
6
CLK4
/
ANEX0
/
P9
5
SS4
/
R
TS4
/
CTS4
/
TB4
IN
/
DA1
/
P9
4
SS3
/
R
TS3
/
CTS3
/
TB3
IN
/
DA0
/
P9
3
SRxD3
/
SDA3
/
TxD3
/
TB2
IN
/
P9
2
STxD3
/
SCL3
/
RxD3
/
TB1
IN
/
P9
1
CLK3
/
TB0
IN
/
P9
0
P14
6
P14
5
P14
4
OUTC1
7
/
INPC1
7
/
P14
3
OUTC1
6
/
INPC1
6
/
P14
2
OUTC1
5
/
INPC1
5
/
P14
1
OUTC1
4
/
INPC1
4
/
P14
0
BYTE
CNVss
X
CIN
/
P8
7
X
COUT
/
P8
6
RESET
X
OUT
Vss
X
IN
Vcc
1
NMI
/
P8
5
INT2
/
P8
4
CAN0
IN
/
INT1
/
P8
3
CAN0
OUT
/
INT0
/
P8
2
INPC1
5
/
OUTC1
5
/
U
/
T
A
4
IN
/
P8
1
ISRxD0
/
U
/
T
A
4
OUT
/
P8
0
ISCLK0
/
INPC1
4
/
OUTC1
4
/
CAN0
IN
/
T
A
3
IN
/
P7
7
ISTxD0
/
INPC1
3
/
OUTC1
3
/
CAN0
OUT
/
T
A
3
OUT
/
P7
6
BE1
IN
/
ISRxD1
/
OUTC1
2
/
INPC1
2
/
W
/
T
A
2
IN
/
P7
5
ISCLK1
/
OUTC1
1
/
INPC1
1
/
W
/
T
A
2
OUT
/
P7
4
BE1
OUT
/
ISTxD1
/
OUTC1
0
/
INPC1
0
/
SS2
/
R
TS2
/
CTS2
/
V
/
T
A
1
IN
/
P7
3
CLK2
/
V
/
T
A
1
OUT
/
P7
2
(2)
INPC1
7
/
OUTC1
7
/
STxD2
/
SCL2
/
RxD2
/
T
A
0
IN
/
TB5
IN
/
P7
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
50
49
48
47
46
45
44
43
42
41
40
39
38
37
56
55
54
53
52
51
62
61
60
59
58
57
68
67
66
65
64
63
72
71
70
69
108
107
106
105
104
103
102
101
100
99
98
97
96
95
94
93
92
91
90
89
88
87
86
85
84
83
82
81
80
79
78
77
76
75
74
73
131
132
133
134
135
136
137
138
139
140
141
142
143
144
125
126
127
128
129
130
119
120
121
122
123
124
113
114
115
116
117
118
109
110
111
112
M32C/84 GROUP
(M32C/84, M32C/84T)
(3)
P1
1
/
D
9
P1
2
/
D
10
P1
3
/
D
11
P1
4
/
D
12
P1
5
/
D
13
/
INT3
P1
6
/
D
14
/
INT4
P1
7
/
D
15
/
INT5
P2
0
/
A
0
(
/
D
0
)
/
AN2
0
P2
1
/
A
1
(
/
D
1
)
/
AN2
1
P2
2
/
A
2
(
/
D
2
)
/
AN2
2
P2
3
/
A
3
(
/
D
3
)
/
AN2
3
P2
4
/
A
4
(
/
D
4
)
/
AN2
4
P2
5
/
A
5
(
/
D
5
)
/
AN2
5
P2
6
/
A
6
(
/
D
6
)
/
AN2
6
P2
7
/
A
7
(
/
D
7
)
/
AN2
7
Vss
P3
0
/
A
8
(
/
D
8
)
Vcc
2
P12
0
P12
1
P12
2
P12
3
P12
4
P3
1
/
A
9
(
/
D
9
)
P3
2
/
A
10
(
/
D
10
)
P3
3
/
A
11
(
/
D
11
)
P3
4
/
A
12
(
/
D
12
)
P3
5
/
A
13
(
/
D
13
)
P3
6
/
A
14
(
/
D
14
)
P3
7
/
A
15
(
/
D
15
)
P4
0
/
A
16
P4
1
/
A
17
Vss
P4
2
/
A
18
Vcc
2
P4
3
/
A
19
D8 / P10
AN07 / D7 / P07
AN06 / D6 / P06
AN05 / D5 / P05
AN04 / D4 / P04
P114
OUTC13 / INPC13 / P113
BE1IN / ISRxD1 / OUTC12 / INPC12 / P112
ISCLK1 / OUTC11 / INPC11 / P111
BE1OUT / ISTxD1 / OUTC10 / INPC10 / P110
AN03 / D3 / P03
AN02 / D2 / P02
AN01 / D1 / P01
AN00 / D0 / P00
AN157 / P157
AN156 / P156
AN155 / P155
AN154 / P154
AN153 / P153
ISRxD0 / AN152 / P152
ISCLK0 / AN151 / P151
Vss
ISTxD0 / AN150 / P150
Vcc1
KI3 / AN7 / P107
KI2 / AN6 / P106
KI1 / AN5 / P105
KI0 / AN4 / P104
AN3 / P103
AN2 / P102
AN1 / P101
AVss
AN0 / P100
VREF
AVcc
STxD4 / SCL4 / RxD4 / ADTRG / P97
P44 / CS3 / A20
P45 / CS2 / A21
P46 / CS1 / A22
P47 / CS0 / A23
P125
P126
P127
P50 / WRL / WR
P51 / WRH / BHE
P52 / RD
P53 / CLKOUT / BCLK / ALE
P130
P131
Vcc2
P132
Vss
P133
P54 / HLDA / ALE
P55 / HOLD
P56 / ALE
P57 / RDY
P134
P135
P136
P137
P60 / CTS0 / RTS0 / SS0
P61 / CLK0
P62 / RxD0 / SCL0 / STxD0
P63 / TxD0 / SDA0 / SRxD0
P64 / CTS1 / RTS1 / SS1
P65 / CLK1
Vss
P66 / RxD1 / SCL1 / STxD1
Vcc1
P67 / TxD1 / SDA1 / SRxD1
P70
(1, 2)
NOTES:
1. P70 / TA0OUT / TxD2 / SDA2 / SRxD2 / INPC16 / OUTC16
2. P70 and P71 are ports for the N-channel open drain output.
3. The supply voltage of M32C/84T must be VCC1=VCC2.
<VCC2>
<VCC1>
PLQP0144KA-A
(144P6Q-A)
1.5 Pin Assignments and Descriptions
Figures 1.3 to 1.5 show pin assignments (top view).
Figure 1.3 Pin Assignment for 144-Pin Package