參數(shù)資料
型號: LFECP33E-3F256I
廠商: Lattice Semiconductor Corporation
英文描述: LatticeECP/EC Family Data Sheet
中文描述: LatticeECP / EC的系列數(shù)據(jù)手冊
文件頁數(shù): 42/117頁
文件大?。?/td> 557K
代理商: LFECP33E-3F256I
3-6
DC and Switching Characteristics
LatticeECP/EC Family Data Sheet
Lattice Semiconductor
sysIO Single-Ended DC Electrical Characteristics
Input/Output
Standard
V
IL
V
IH
V
OL
Max.
(V)
V
OH
Min.
(V)
I
OL
(mA)
1
I
OH
(mA)
1
Min. (V)
Max. (V)
Min. (V)
Max. (V)
LVCMOS 3.3
-0.3
0.8
2.0
3.6
0.4
V
CCIO
- 0.4
20, 16, 12,
8, 4
0.1
20, 16, 12,
8, 4
0.1
20, 16, 12,
8, 4
0.1
16, 12, 8, 4
0.1
8, 4
0.1
6, 2
0.1
1.5
8
16
7.6
15.2
6.7
8
24
9.6
16
24
-20, -16, -12,
-8, -4
-0.1
-20, -16, -12,
-8, -4
-0.1
-20, -16, -12,
-8, -4
-0.1
-16, -12, -8, -4
-0.1
-8, -4
-0.1
-6, -2
-0.1
-0.5
-8
-16
-7.6
-15.2
-6.7
-8
-8
-9.6
-16
-8
0.2
V
CCIO
- 0.2
LVTTL
-0.3
0.8
2.0
3.6
0.4
V
CCIO
- 0.4
0.2
V
CCIO
- 0.2
LVCMOS 2.5
-0.3
0.7
1.7
3.6
0.4
V
CCIO
- 0.4
0.2
0.4
0.2
0.4
0.2
0.4
0.2
V
CCIO
- 0.2
V
CCIO
- 0.4
V
CCIO
- 0.2
V
CCIO
- 0.4
V
CCIO
- 0.2
V
CCIO
- 0.4
V
CCIO
- 0.2
0.9V
CCIO
V
CCIO
- 1.1
V
CCIO
- 0.9
V
CCIO
- 0.62
V
CCIO
- 0.43
V
CCIO
- 0.4
V
CCIO
- 0.4
V
CCIO
- 0.4
V
CCIO
- 0.4
V
CCIO
- 0.4
V
CCIO
- 0.4
LVCMOS 1.8
-0.3
0.35V
CCIO
0.65V
CCIO
3.6
LVCMOS 1.5
-0.3
0.35V
CCIO
0.65V
CCIO
3.6
LVCMOS 1.2
-0.3
0.35V
CC
0.65V
CC
3.6
PCI
SSTL3 class I
SSTL3 class II
SSTL2 class I
SSTL2 class II
SSTL18 class I
HSTL15 class I
HSTL15 class III
HSTL18 class I
HSTL18 class II
HSTL18 class III
1. The average DC current drawn by I/Os between GND connections, or between the last GND in an I/O bank and the end of an I/O bank, as
shown in the logic signal connections table shall not exceed n * 8mA. Where n is the number of I/Os between bank GND connections or
between the last GND in a bank and the end of a bank.
Rev F 0.17
-0.3
-0.3
-0.3
-0.3
-0.3
-0.3
-0.3
-0.3
-0.3
-0.3
-0.3
0.3V
CCIO
V
REF
- 0.2
V
REF
- 0.2
V
REF
- 0.18
V
REF
- 0.18
V
REF
- 0.125 V
REF
+ 0.125
V
REF
- 0.1
V
REF
- 0.1
V
REF
- 0.1
V
REF
- 0.1
V
REF
- 0.1
0.5V
CCIO
V
REF
+ 0.2
V
REF
+ 0.2
V
REF
+ 0.18
V
REF
+ 0.18
3.6
3.6
3.6
3.6
3.6
3.6
3.6
3.6
3.6
3.6
3.6
0.1V
CCIO
0.7
0.5
0.54
0.35
0.4
0.4
0.4
0.4
0.4
0.4
V
REF
+ 0.1
V
REF
+ 0.1
V
REF
+ 0.1
V
REF
+ 0.1
V
REF
+ 0.1
相關(guān)PDF資料
PDF描述
LFEC33E-3F484C LatticeECP/EC Family Data Sheet
LFECP33E-3F484C LatticeECP/EC Family Data Sheet
LFEC33E-3F484I LatticeECP/EC Family Data Sheet
LFECP33E-3F484I LatticeECP/EC Family Data Sheet
LFEC33E-3F672C LatticeECP/EC Family Data Sheet
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
LFECP33E-3F484C 功能描述:FPGA - 現(xiàn)場可編程門陣列 32.8K LUTs RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
LFECP33E-3F484I 功能描述:FPGA - 現(xiàn)場可編程門陣列 32.8K LUTs 360 I/O RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
LFECP33E-3F672C 功能描述:FPGA - 現(xiàn)場可編程門陣列 32.8K LUTs RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
LFECP33E-3F672I 功能描述:FPGA - 現(xiàn)場可編程門陣列 32.8K LUTs 496 I/O RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
LFECP33E-3F900C 制造商:LATTICE 制造商全稱:Lattice Semiconductor 功能描述:LatticeECP/EC Family Data Sheet