Symphony DSP56720/DSP56721 Multi-Core Audio Processors, Rev. 5 Freescale Semicon" />
參數(shù)資料
型號: DSPB56721CAG
廠商: Freescale Semiconductor
文件頁數(shù): 38/54頁
文件大?。?/td> 0K
描述: DSP 24BIT AUD 200MHZ 144-LQFP
標(biāo)準(zhǔn)包裝: 60
系列: DSP56K/Symphony
類型: 音頻處理器
接口: 主機(jī)接口,I²C,SAI,SPI
時鐘速率: 200MHz
非易失內(nèi)存: 外部
芯片上RAM: 744kB
電壓 - 輸入/輸出: 3.30V
電壓 - 核心: 1.00V
工作溫度: -40°C ~ 85°C
安裝類型: 表面貼裝
封裝/外殼: 144-LQFP
供應(yīng)商設(shè)備封裝: 144-LQFP(20x20)
包裝: 托盤
Symphony DSP56720/DSP56721 Multi-Core Audio Processors, Rev. 5
Freescale Semiconductor
43
Figure 36. S/PDIF SRCK Timing Diagram
Figure 37. S/PIDF STCLK Timing Diagram
2.20
EMC Timing (DSP56720 Only)
The DSP56721 device does not have an EMC module. For EMC timing parameters in DSP56720 devices, see Table 17, through
Table 19; for timing diagrams, see Figure 38 through Figure 40.
Chapter 22, “External Memory Controller (EMC),” in the Symphony DSP56720/DSP56721 Multi-Core Audio Processors
Reference Manual explains in detail the interfacing and features of EMC. The applicable sections are as follows:
Section 22.4.4.3, “UPM Signal Timing”
Section 22.4.4.7, “Memory System Interface Example Using UPM”
Table 17. EMC Timing Parameters (EMC PLL Enabled; LCRR[CLKDIV] = 2)
Parameter
Symbol
Min
Max
Unit
LCLK cycle time
Tclk
10
ns
LCLK skew to LSYNC_OUT
Tclk_skew
160
ps
Input setup to LSYNC_IN (except LGTA/LUPWAIT)
Tin_s
3—
ns
Input hold from LSYNC_IN (except LGTA/LUPWAIT)
Tin_h
2—
ns
LGTA valid time
Tgta
12
ns
LUPWAIT valid time
Tupwait
12
ns
LALE negedge to LAD(address phase) invaild (address latch hold time)
Tale_h
3—
ns
LALE valid time
Tale
3.8
ns
Output setup from LSYNC_IN (except LAD[23:0] and LALE)
Tout_s
4—
ns
Output hold from LSYNC_IN (except LAD[23:0] and LALE)
Tout_h
2—
ns
LAD[23:0] output setup from LSYNC_IN
Tad_s
3.5
ns
LAD[23:0] output hold from LSYNC_IN
Tad_h
1.5
ns
LSYNC_IN to output high impedance for LAD[23:0]
Tad_z
—4.3
ns
SRCK
(Output)
srckp
srckph
srckpl
VM
STCLK
(Input)
stclkp
stclkph
stclkpl
VM
相關(guān)PDF資料
PDF描述
TAJY687M004RNJ CAP TANT 680UF 4V 20% 2917
MC78M08CDTRK IC REG LDO 8V .5A DPAK-3
ESM10DRUH CONN EDGECARD 20POS DIP .156 SLD
ACB65DHLD CONN EDGECARD 130PS .050 DIP SLD
ESM08DRTN CONN EDGECARD 16POS DIP .156 SLD
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
DSPB56724AG 功能描述:數(shù)字信號處理器和控制器 - DSP, DSC Multi-Core Audio Processor 144-Pin RoHS:否 制造商:Microchip Technology 核心:dsPIC 數(shù)據(jù)總線寬度:16 bit 程序存儲器大小:16 KB 數(shù)據(jù) RAM 大小:2 KB 最大時鐘頻率:40 MHz 可編程輸入/輸出端數(shù)量:35 定時器數(shù)量:3 設(shè)備每秒兆指令數(shù):50 MIPs 工作電源電壓:3.3 V 最大工作溫度:+ 85 C 封裝 / 箱體:TQFP-44 安裝風(fēng)格:SMD/SMT
DSPB56724CAG 制造商:FREESCALE 制造商全稱:Freescale Semiconductor, Inc 功能描述:Symphony? DSP56724/DSP56725 Multi-Core Audio Processors
DSPB56725AF 功能描述:數(shù)字信號處理器和控制器 - DSP, DSC Multi-Core Audio Processor 80-Pin RoHS:否 制造商:Microchip Technology 核心:dsPIC 數(shù)據(jù)總線寬度:16 bit 程序存儲器大小:16 KB 數(shù)據(jù) RAM 大小:2 KB 最大時鐘頻率:40 MHz 可編程輸入/輸出端數(shù)量:35 定時器數(shù)量:3 設(shè)備每秒兆指令數(shù):50 MIPs 工作電源電壓:3.3 V 最大工作溫度:+ 85 C 封裝 / 箱體:TQFP-44 安裝風(fēng)格:SMD/SMT
DSPB56725CAF 功能描述:數(shù)字信號處理器和控制器 - DSP, DSC PB FREE DSPB56724 AP RoHS:否 制造商:Microchip Technology 核心:dsPIC 數(shù)據(jù)總線寬度:16 bit 程序存儲器大小:16 KB 數(shù)據(jù) RAM 大小:2 KB 最大時鐘頻率:40 MHz 可編程輸入/輸出端數(shù)量:35 定時器數(shù)量:3 設(shè)備每秒兆指令數(shù):50 MIPs 工作電源電壓:3.3 V 最大工作溫度:+ 85 C 封裝 / 箱體:TQFP-44 安裝風(fēng)格:SMD/SMT
DSPB720DB1E 功能描述:子卡和OEM板 B VERSION 720 DAUGHTER C RoHS:否 制造商:BeagleBoard by CircuitCo 產(chǎn)品:BeagleBone LCD4 Boards 用于:BeagleBone - BB-Bone - Open Source Development Kit