參數(shù)資料
型號: CY39200V208-83NTXC
廠商: CYPRESS SEMICONDUCTOR CORP
元件分類: PLD
英文描述: LOADABLE PLD, 15 ns, PQFP208
封裝: 28 X 28 MM, 0.50 MM PITCH, LEAD FREE, PLASTIC, EQFP-208
文件頁數(shù): 54/86頁
文件大?。?/td> 2802K
代理商: CY39200V208-83NTXC
Delta39K ISR
CPLD Family
Document #: 38-03039 Rev. *I
Page 58 of 86
AD17
IO3
AD18
IO/VREF3
AD19
IO3
AD20
IO3
AD21
IO3
AD22
IO3
AD23
IO3
AD24
NC
IO3
AD25
IO/VREF3
AD26
IO3
AE1
CCE
AE2
MSEL
AE3
IO2
AE4
IO2
AE5
IO2
AE6
NC
IO2
AE7
NC
IO/VREF2
AE8
IO2
AE9
IO2
AE10
IO2
AE11
IO2
AE12
IO2
AE13[19]
IO2
AE14[19]
IO2
AE15
IO/VREF3
AE16
IO3
AE17
IO3
AE18
IO3
AE19
IO3
AE20
IO/VREF3
AE21
NC
IO3
AE22
IO3
AE23
NC
IO/VREF3
AE24
NC
IO3
AE25
IO3
AE26
IO3
AF1
GND
AF2
IO2
AF3
IO2
AF4
IO2
AF5
IO2
AF6
NC
IO2
AF7
NC
IO2
AF8
NC
IO2
Table 12. 388 BGA Pin Table (continued)
Pin
CY39050
CY39100
CY39200
相關(guān)PDF資料
PDF描述
CY54FCT2240ATLM FCT SERIES, DUAL 4-BIT DRIVER, INVERTED OUTPUT, CQCC20
CY54FCT257TDMB FCT SERIES, QUAD 2 LINE TO 1 LINE MULTIPLEXER, TRUE OUTPUT, CDIP16
CY62126DV30L-55ZSE 64K X 16 STANDARD SRAM, 55 ns, PDSO44
CY62126DV30LL-70ZIT 64K X 16 STANDARD SRAM, 70 ns, PDSO44
CY62148L-100SC 512K X 8 STANDARD SRAM, 100 ns, PDSO32
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
CY39200V256-125MBC 制造商:CYPRESS 制造商全稱:Cypress Semiconductor 功能描述:CPLDs at FPGA Densities
CY39200V256-125MGC 制造商:CYPRESS 制造商全稱:Cypress Semiconductor 功能描述:CPLDs at FPGA Densities
CY39200V256-181BBC 制造商:CYPRESS 制造商全稱:Cypress Semiconductor 功能描述:CPLDs at FPGA Densities
CY39200V256-181MBC 制造商:CYPRESS 制造商全稱:Cypress Semiconductor 功能描述:CPLDs at FPGA Densities
CY39200V256-181MGC 制造商:CYPRESS 制造商全稱:Cypress Semiconductor 功能描述:CPLDs at FPGA Densities