參數(shù)資料
型號(hào): COP410L
廠商: National Semiconductor Corporation
英文描述: Single-Chip N-Channel Microcontrollers
中文描述: 單芯片N溝道微控制器
文件頁數(shù): 16/20頁
文件大小: 331K
代理商: COP410L
Instruction Set
(Continued)
TABLE III. COP410L/411L Instruction Set
(Continued)
Hex
Code
Machine
Language Code
(Binary)
à
0101
0000
à
à
0100
à
1110
à
à
00
r
à
(d
b
1)
à
(d
e
0,9:15)
à
0011
0011
à
Mnemonic
Operand
Data Flow
Skip Conditions
Description
REGISTER REFERENCE INSTRUCTIONS
CAB
50
A
x
Bd
None
Copy A to Bd
CBA
4E
Bd
x
A
None
Copy Bd to A
LBI
r,d
– –
r,d
x
B
Skip until not a LBI
Load B Immediate with
r,d (Note 5)
LEI
y
33
6–
y
x
EN
None
Load EN Immediate
(Note 6)
à
0110
à
à
0010
à
0000
à
à
0010
à
0001
à
à
0011
à
0011
à
à
0011
à
0011
à
à
0001
à
0001
à
0001
à
0011
à
0000
à
0001
à
à
0000
à
0011
à
y
à
TEST INSTRUCTIONS
SKC
20
C
e
‘‘1’’
Skip if C is True
SKE
21
A
e
RAM(B)
Skip if A Equals RAM
SKGZ
33
21
G
3:0
e
0
Skip if G is Zero
(all 4 bits)
à
0010
à
0001
à
à
0000
à
0001
à
à
0000
à
0011
à
SKGBZ
33
01
11
03
13
1st byte
Skip if G Bit is Zero
0
1
2
3
G
0
e
0
G
1
e
0
G
2
e
0
G
3
e
0
2nd byte
*
SKMBZ
0
1
2
3
01
11
03
13
RAM(B)
0
e
0
RAM(B)
1
e
0
RAM(B)
2
e
0
RAM(B)
3
e
0
Skip if RAM Bit is Zero
à
0001
à
0001
à
à
0001
à
0011
à
à
0011
à
0011
à
à
0011
à
0011
à
à
0011
à
0011
à
à
0011
à
0011
à
à
0100
à
1111
à
INPUT/OUTPUT INSTRUCTIONS
ING
33
2A
G
x
A
None
Input G Ports to A
à
0010
à
1010
à
à
0010
à
1110
à
à
0011
à
1110
à
à
0011
à
1010
à
INL
33
2E
L
7:4
x
RAM(B)
L
3:0
x
A
None
Input L Ports to RAM, A
OBD
33
3E
Bd
x
D
None
Output Bd to D Outputs
OMG
33
3A
RAM(B)
x
G
None
Output RAM to G Ports
XAS
4F
A
Y
SIO, C
x
SKL
None
Exchange A with SIO
(Note 2)
Note 1:
All subscripts for alphabetical symbols indicate bit numbers unless explicitly defined (e.g., Br and Bd are explicitly defined). Bits are numbered 0 to N where
0 signifies the least significant bit (low-order, right-most bit). For example, A
3
indicates the most significant (left-most) bit of the 4-bit A register.
Note 2:
For additional information on the operation of the XAS, JID, and LQID instructions, see below.
Note 3:
The JP instruction allows a jump, while in subroutine pages 2 or 3, to any ROM location within the two-page boundary of pages 2 or 3. The JP instruction,
otherwise, permits a jump to a ROM location within the current 64-word page. JP may not jump to the last word of a page.
Note 4:
A JSRP transfers program control to subroutine page 2 (0010 is loaded into the upper 4 bits of P). A JSRP may not be used when in pages 2 or 3. JSRP
may not jump to the last word in page 2.
Note 5:
The machine code for the lower 4 bits of the LBI instruction equals the binary value of the ‘‘d’’ dataminus 1, e.g., to load the lower four bits of B (Bd) with
the value 9 (1001
2
), the lower 4 bits of the LBI instruction equal 8 (1000
2
). To load 0, the lower 4 bits of the LBI instruction should equal 15 (1111
2
).
Note 6:
Machine code for operand field y for LEI instruction should equal the binary value to be latched into EN, where a ‘‘1’’ or ‘‘0’’ in each bit of EN corresponds
with the selection or deselection of a particular function associated with each bit. (See Functional Description, EN Register.)
16
相關(guān)PDF資料
PDF描述
COP411L Single-Chip N-Channel Microcontrollers
COP310L Single-Chip N-Channel Microcontrollers
COP311L Single-Chip N-Channel Microcontrollers
COP413CH Single-Chip CMOS Microcontrollers
COP313C Single-Chip CMOS Microcontrollers
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
COP410L-XXX/D 制造商:未知廠家 制造商全稱:未知廠家 功能描述:4-Bit Microcontroller
COP410L-XXX/N 制造商:未知廠家 制造商全稱:未知廠家 功能描述:4-Bit Microcontroller
COP411C 制造商:NSC 制造商全稱:National Semiconductor 功能描述:Single-Chip CMOS Microcontrollers
COP411C-XXX/D 制造商:未知廠家 制造商全稱:未知廠家 功能描述:4-Bit Microcontroller
COP411C-XXX/N 制造商:未知廠家 制造商全稱:未知廠家 功能描述:4-Bit Microcontroller