參數(shù)資料
型號: ADAU1373BCBZ-RL
廠商: Analog Devices Inc
文件頁數(shù): 146/296頁
文件大小: 0K
描述: IC CODEC LP CLASS G HP 81WLCSP
標準包裝: 3,000
類型: 音頻編解碼器
數(shù)據(jù)接口: I²C,串行
分辨率(位): 24 b
ADC / DAC 數(shù)量: 1 / 2
三角積分調(diào)變:
S/N 比,標準 ADC / DAC (db): 96 / 96
動態(tài)范圍,標準 ADC / DAC (db): 96 / 96
電壓 - 電源,模擬: 1.62 V ~ 1.98 V
電壓 - 電源,數(shù)字: 1.08 V ~ 1.98 V
工作溫度: -40°C ~ 85°C
安裝類型: 表面貼裝
封裝/外殼: 81-UFBGA,WLCSP
供應商設備封裝: 81-WLCSP(4.05x3.82)
包裝: 帶卷 (TR)
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁當前第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁第258頁第259頁第260頁第261頁第262頁第263頁第264頁第265頁第266頁第267頁第268頁第269頁第270頁第271頁第272頁第273頁第274頁第275頁第276頁第277頁第278頁第279頁第280頁第281頁第282頁第283頁第284頁第285頁第286頁第287頁第288頁第289頁第290頁第291頁第292頁第293頁第294頁第295頁第296頁
ADAU1373
Rev. 0 | Page 23 of 296
Pin
No.
Mnemonic
Type
Description
C1
IOVDD1
PWR
Supply for Digital Audio Input/Output Interface A. Set IOVDD1 between 1.8 V and 3.3 V. Decouple this
pin to DGND with a 100 nF capacitor.
C2
MCLK1
D_IN
External Master Clock Input 1 (8 kHz to 27 MHz).
C3
SDA
D_I/O
Serial Data for I2C. This pin is a bidirectional open drain and must be pulled up to IOVDD5 with a resistor.
C4
GPIO4
D_I/O
General-Purpose Input/Output 4.
C5
SCL
D_IN
Serial Clock for I2C Port. This pin is input only and must be pulled up to IOVDD5 with a resistor.
C6
DMIC3_4_DATA
D_IN
Serial Data Input Digital Microphone 3 and Serial Data Input Digital Microphone 4.
C7
LOUT1L/LOUTLP
A_OUT
Left Channel Line Output 1, Single-Ended Mode (LOUT1L)/Noninverting Left Channel Line Output,
Differential Mode (LOUTLP).
C8
MICBIAS1
A_OUT
Bias Voltage for Electret Microphone 1.
C9
MICBIAS2
A_OUT
Bias Voltage for Electret Microphone 2.
D1
MCLK2
D_IN
External Master Clock Input 2 (8 kHz to 27 MHz).
D2
BCLKA
D_I/O
Serial Bit Clock, Digital Audio Interface A.
D3
LRCLKA
D_I/O
Frame Clock, Digital Audio Interface A.
D4
SDATAOUTA
D_OUT
Serial Data Output, Digital Audio Interface A.
D5
SDATAINA
D_IN
Serial Data Input, Digital Audio Interface A.
D6
GPIO1
D_I/O
General-Purpose Input/Output 1.
D7
LOUT1R/LOUTRP
A_OUT
Right Channel Line Output 1, Single-Ended Mode (LOUT1R)/Noninverting Right Channel Line
Output, Differential Mode (LOUTRP).
D8
LOUT2L/LOUTLN
A_OUT
Left Channel Line Output 2, Single-Ended Mode (LOUT2L)/Inverting Left Channel Line Output,
Differential Mode (LOUTLN).
D9
LOUT2R/LOUTRN
A_OUT
Right Channel Line Output 2, Single-Ended Mode (LOUT2R)/Inverting Right Channel Line Output,
Differential Mode (LOUTRN).
E1
IOVDD3
PWR
Supply for Digital Audio Input/Output Interface C. Set IOVDD3 between 1.8 V and 3.3 V and
decouple to DGND with a 100 nF capacitor.
E2
LRCLKB
D_I/O
Frame Clock, Digital Audio Interface B.
E3
SDATAOUTB
D_OUT
Serial Data Output, Digital Audio Interface B.
E4
BCLKB
D_I/O
Serial Bit Clock, Digital Audio Interface B.
E5
DGND
PWR
Digital Ground. The AGND and DGND pins must be tied directly together in a common ground plane.
E6
GPIO2
D_I/O
General-Purpose Input/Output 2.
E7
LN1FBIN
A_IN
Line Output Amplifier 1 Feedback. This pin can be used to sense the ground noise at the line output
jack; use a 2.2 μF capacitor to connect this pin to AGND at the line output jack.
E8
LN2FBIN
A_IN
Line Output Amplifier 2 Feedback. This pin can be used to sense the ground noise at the line output
jack; use a 2.2 μF capacitor to connect this pin to AGND at the line output jack.
E9
AVDD
PWR
1.5 V to 1.8 V Analog Supply for DAC and Microphone Bias. Decouple this pin to AGND with a 100 nF
capacitor in parallel with a 10 μF capacitor.
F1
LRCLKC
D_I/O
Frame Clock, Digital Audio Interface C.
F2
BCLKC
D_I/O
Serial Bit Clock, Digital Audio Interface C.
F3
SDATAINC
D_IN
Serial Data Input, Digital Audio Interface C.
F4
IOVDD2
PWR
Supply for Digital Audio Input/Output Interface B. Set IOVDD2 between 1.8 V and 3.3 V and
decouple to DGND with a 100 nF capacitor.
F5
GPIO3
D_I/O
General-Purpose Input/Output 3.
F6
SDATAINB
D_IN
Serial Data Input, Digital Audio Interface B.
F7, F8
AGND
PWR
Analog Ground.
F9
RESERVED
A_IN
Reserved for Internal Use. Do not connect.
G1, G2
SPKVDD
PWR
Supply for Speaker Class-D Amplifier.
G3
SDATAOUTC
D_OUT
Serial Data Output, Digital Audio Interface C.
G4
RESERVED
D_IN
Reserved. Connect to DGND.
G5
JACKDET
D_IN
TLL-Compatible Logic Input. Detects insertion/removal of headphone plug.
G6
SD
D_IN
Shutdown Control. Set high for normal operation; set low for full chip power-down.
G7
SGND
A_IN
Headphone Signal Return Sense. Connect directly to headphone socket ground for lowest dc offset.
G8
HPL
A_OUT
Left Headphone Output.
G9
HPR
A_OUT
Right Headphone Output.
相關PDF資料
PDF描述
ADAU1381BCPZ IC AUDIO CODEC STEREO LN 32LFCSP
ADAU1761BCPZ-RL IC SIGMADSP CODEC PLL 32LFCSP
ADAU1781BCPZ-RL7 IC SIGMADSP CODEC LN 32LFCSP
ADAU1961WBCPZ-R7 IC STEREO AUD CODEC LP 32LFCSP
ADAU1966WBSTZ IC DAC 24BIT SPI/I2C 192K 80LQFP
相關代理商/技術參數(shù)
參數(shù)描述
ADAU1381 制造商:AD 制造商全稱:Analog Devices 功能描述:Low Noise Stereo Codec with Enhanced Recording and Playback Processing
ADAU1381BCBZ-RL 功能描述:IC AUDIO CODEC STEREO LN 30WLCSP RoHS:是 類別:集成電路 (IC) >> 接口 - 編解碼器 系列:- 標準包裝:2,500 系列:- 類型:立體聲音頻 數(shù)據(jù)接口:串行 分辨率(位):18 b ADC / DAC 數(shù)量:2 / 2 三角積分調(diào)變:是 S/N 比,標準 ADC / DAC (db):81.5 / 88 動態(tài)范圍,標準 ADC / DAC (db):82 / 87.5 電壓 - 電源,模擬:2.6 V ~ 3.3 V 電壓 - 電源,數(shù)字:1.7 V ~ 3.3 V 工作溫度:-40°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:48-WFQFN 裸露焊盤 供應商設備封裝:48-TQFN-EP(7x7) 包裝:帶卷 (TR)
ADAU1381BCBZ-RL7 功能描述:IC AUDIO CODEC STEREO LN 30WLCSP RoHS:是 類別:集成電路 (IC) >> 接口 - 編解碼器 系列:- 標準包裝:2,500 系列:- 類型:立體聲音頻 數(shù)據(jù)接口:串行 分辨率(位):18 b ADC / DAC 數(shù)量:2 / 2 三角積分調(diào)變:是 S/N 比,標準 ADC / DAC (db):81.5 / 88 動態(tài)范圍,標準 ADC / DAC (db):82 / 87.5 電壓 - 電源,模擬:2.6 V ~ 3.3 V 電壓 - 電源,數(shù)字:1.7 V ~ 3.3 V 工作溫度:-40°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:48-WFQFN 裸露焊盤 供應商設備封裝:48-TQFN-EP(7x7) 包裝:帶卷 (TR)
ADAU1381BCPZ 功能描述:IC AUDIO CODEC STEREO LN 32LFCSP RoHS:是 類別:集成電路 (IC) >> 接口 - 編解碼器 系列:- 標準包裝:2,500 系列:- 類型:立體聲音頻 數(shù)據(jù)接口:串行 分辨率(位):18 b ADC / DAC 數(shù)量:2 / 2 三角積分調(diào)變:是 S/N 比,標準 ADC / DAC (db):81.5 / 88 動態(tài)范圍,標準 ADC / DAC (db):82 / 87.5 電壓 - 電源,模擬:2.6 V ~ 3.3 V 電壓 - 電源,數(shù)字:1.7 V ~ 3.3 V 工作溫度:-40°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:48-WFQFN 裸露焊盤 供應商設備封裝:48-TQFN-EP(7x7) 包裝:帶卷 (TR)
ADAU1381BCPZ-RL 功能描述:IC AUDIO CODEC STEREO LN 32LFCSP RoHS:是 類別:集成電路 (IC) >> 接口 - 編解碼器 系列:- 標準包裝:2,500 系列:- 類型:立體聲音頻 數(shù)據(jù)接口:串行 分辨率(位):18 b ADC / DAC 數(shù)量:2 / 2 三角積分調(diào)變:是 S/N 比,標準 ADC / DAC (db):81.5 / 88 動態(tài)范圍,標準 ADC / DAC (db):82 / 87.5 電壓 - 電源,模擬:2.6 V ~ 3.3 V 電壓 - 電源,數(shù)字:1.7 V ~ 3.3 V 工作溫度:-40°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:48-WFQFN 裸露焊盤 供應商設備封裝:48-TQFN-EP(7x7) 包裝:帶卷 (TR)