<tt id="zbkfv"><dl id="zbkfv"><div id="zbkfv"></div></dl></tt>
<table id="zbkfv"><dl id="zbkfv"></dl></table>
  • <rt id="zbkfv"><delect id="zbkfv"><noframes id="zbkfv">
    <rt id="zbkfv"></rt>
  • <tt id="zbkfv"><dl id="zbkfv"><sup id="zbkfv"></sup></dl></tt>        
    
    
    參數(shù)資料
    型號(hào): AD9522-4BCPZ-REEL7
    廠商: Analog Devices Inc
    文件頁(yè)數(shù): 48/84頁(yè)
    文件大?。?/td> 0K
    描述: IC CLOCK GEN 1.6GHZ VCO 64LFCSP
    標(biāo)準(zhǔn)包裝: 750
    類型: 時(shí)鐘發(fā)生器,扇出配送
    PLL:
    輸入: CMOS,LVDS,LVPECL
    輸出: CMOS,LVDS
    電路數(shù): 1
    比率 - 輸入:輸出: 2:12,2:24
    差分 - 輸入:輸出: 是/是
    頻率 - 最大: 1.8GHz
    除法器/乘法器: 是/無(wú)
    電源電壓: 3.135 V ~ 3.465 V
    工作溫度: -40°C ~ 85°C
    安裝類型: 表面貼裝
    封裝/外殼: 64-VFQFN 裸露焊盤,CSP
    供應(yīng)商設(shè)備封裝: 64-LFCSP-VQ(9x9)
    包裝: 帶卷 (TR)
    AD9522-4
    Rev. 0 | Page 52 of 84
    Data Transfer Format
    Send byte format—the send byte protocol is used to set up the register address for subsequent commands.
    S
    Slave Address
    W
    A
    RAM Address High Byte
    A
    RAM Address Low Byte
    A
    P
    Write byte format—the write byte protocol is used to write a register address to the RAM starting from the specified RAM address.
    S
    Slave Address
    W
    A
    RAM Address
    High Byte
    A
    RAM Address
    Low Byte
    A
    RAM Data 0
    A
    RAM Data 1
    A
    RAM Data 2
    A
    P
    Receive byte format—the receive byte protocol is used to read the data byte(s) from RAM starting from the current address.
    S
    Slave Address
    R
    A
    RAM Data 0
    A
    RAM Data 1
    A
    RAM Data 2
    A
    P
    Read byte format—the combined format of the send byte and the receive byte.
    S
    Slave
    Address
    W
    A
    RAM Address
    High Byte
    A
    RAM Address
    Low Byte
    A
    Sr
    Slave
    Address
    R
    A
    RAM
    Data 0
    A
    RAM
    Data 1
    A
    RAM
    Data 2
    A
    P
    IC Serial Port Timing
    SDA
    SCL
    S
    Sr
    P
    S
    tFALL
    tSET; DAT
    tLOW
    tRISE
    tHLD; STR
    tHLD; DAT
    tHIGH
    tFALL
    tSET; STR
    tHLD; STR
    tSPIKE
    tSET; STP
    tRISE
    tIDLE
    07
    22
    5
    -16
    5
    Figure 61. IC Serial Port Timing
    Table 41. I2C Timing Definitions
    Parameter
    Description
    fI2C
    IC clock frequency
    tIDLE
    Bus idle time between stop and start conditions
    tHLD; STR
    Hold time for repeated start condition
    tSET; STR
    Setup time for repeated start condition
    tSET; STP
    Setup time for stop condition
    tHLD; DAT
    Hold time for data
    tSET; DAT
    Setup time for data
    tLOW
    Duration of SCL clock low
    tHIGH
    Duration of SCL clock high
    tRISE
    SCL/SDA rise time
    tFALL
    SCL/SDA fall time
    tSPIKE
    Voltage spike pulse width that must be suppressed by the input filter
    相關(guān)PDF資料
    PDF描述
    AD9522-5BCPZ IC CLOCK GEN 2.4GHZ 64LFCSP
    AD9523-1BCPZ-REEL7 IC INTEGER-N CLCK GEN 72LFCSP
    AD9523BCPZ IC INTEGER-N CLCK GEN 72LFCSP
    AD9524BCPZ IC INTEGER-N CLCK GEN 48LFCSP
    AD9540BCPZ-REEL7 IC CLOCK GEN/SYNTHESIZER 48LFCSP
    相關(guān)代理商/技術(shù)參數(shù)
    參數(shù)描述
    AD9522-5 制造商:AD 制造商全稱:Analog Devices 功能描述:12 LVDS/24 CMOS Output Clock Generator
    AD9522-5/PCBZ 功能描述:BOARD EVALUATION FOR AD9522-5 RoHS:是 類別:編程器,開發(fā)系統(tǒng) >> 評(píng)估演示板和套件 系列:- 標(biāo)準(zhǔn)包裝:1 系列:PSoC® 主要目的:電源管理,熱管理 嵌入式:- 已用 IC / 零件:- 主要屬性:- 次要屬性:- 已供物品:板,CD,電源
    AD9522-5BCPZ 功能描述:IC CLOCK GEN 2.4GHZ 64LFCSP RoHS:是 類別:集成電路 (IC) >> 時(shí)鐘/計(jì)時(shí) - 時(shí)鐘發(fā)生器,PLL,頻率合成器 系列:- 標(biāo)準(zhǔn)包裝:2,000 系列:- 類型:PLL 時(shí)鐘發(fā)生器 PLL:帶旁路 輸入:LVCMOS,LVPECL 輸出:LVCMOS 電路數(shù):1 比率 - 輸入:輸出:2:11 差分 - 輸入:輸出:是/無(wú) 頻率 - 最大:240MHz 除法器/乘法器:是/無(wú) 電源電壓:3.135 V ~ 3.465 V 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:32-LQFP 供應(yīng)商設(shè)備封裝:32-TQFP(7x7) 包裝:帶卷 (TR)
    AD9522-5BCPZ-REEL7 功能描述:IC CLOCK GEN 2.4GHZ 64LFCSP RoHS:是 類別:集成電路 (IC) >> 時(shí)鐘/計(jì)時(shí) - 時(shí)鐘發(fā)生器,PLL,頻率合成器 系列:- 標(biāo)準(zhǔn)包裝:2,000 系列:- 類型:PLL 時(shí)鐘發(fā)生器 PLL:帶旁路 輸入:LVCMOS,LVPECL 輸出:LVCMOS 電路數(shù):1 比率 - 輸入:輸出:2:11 差分 - 輸入:輸出:是/無(wú) 頻率 - 最大:240MHz 除法器/乘法器:是/無(wú) 電源電壓:3.135 V ~ 3.465 V 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:32-LQFP 供應(yīng)商設(shè)備封裝:32-TQFP(7x7) 包裝:帶卷 (TR)
    AD9523 制造商:AD 制造商全稱:Analog Devices 功能描述:Jitter Cleaner and Clock Generator with 14 Differential or 29 LVCMOS Outputs