參數(shù)資料
型號(hào): 82C836B
廠商: Electronic Theatre Controls, Inc.
英文描述: Single-Chip 386sx AT
中文描述: 單芯片386sx在
文件頁(yè)數(shù): 47/205頁(yè)
文件大?。?/td> 3878K
代理商: 82C836B
第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)當(dāng)前第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)第121頁(yè)第122頁(yè)第123頁(yè)第124頁(yè)第125頁(yè)第126頁(yè)第127頁(yè)第128頁(yè)第129頁(yè)第130頁(yè)第131頁(yè)第132頁(yè)第133頁(yè)第134頁(yè)第135頁(yè)第136頁(yè)第137頁(yè)第138頁(yè)第139頁(yè)第140頁(yè)第141頁(yè)第142頁(yè)第143頁(yè)第144頁(yè)第145頁(yè)第146頁(yè)第147頁(yè)第148頁(yè)第149頁(yè)第150頁(yè)第151頁(yè)第152頁(yè)第153頁(yè)第154頁(yè)第155頁(yè)第156頁(yè)第157頁(yè)第158頁(yè)第159頁(yè)第160頁(yè)第161頁(yè)第162頁(yè)第163頁(yè)第164頁(yè)第165頁(yè)第166頁(yè)第167頁(yè)第168頁(yè)第169頁(yè)第170頁(yè)第171頁(yè)第172頁(yè)第173頁(yè)第174頁(yè)第175頁(yè)第176頁(yè)第177頁(yè)第178頁(yè)第179頁(yè)第180頁(yè)第181頁(yè)第182頁(yè)第183頁(yè)第184頁(yè)第185頁(yè)第186頁(yè)第187頁(yè)第188頁(yè)第189頁(yè)第190頁(yè)第191頁(yè)第192頁(yè)第193頁(yè)第194頁(yè)第195頁(yè)第196頁(yè)第197頁(yè)第198頁(yè)第199頁(yè)第200頁(yè)第201頁(yè)第202頁(yè)第203頁(yè)第204頁(yè)第205頁(yè)
In addition to the memory address ranges for ROM and shadow RAM discussed
earlier, local RAM can be enabled or disabled in a single 384KB block in the range
040000H-09FFFFH (ICR 4EH). Memory addresses in the range 100000H-FFFFFFH
(extended memory) and EMS access (expanded memory) are discussed in a later section
titled
SCATsx Memory Bank Utilization
. Memory accesses always go to the AT bus,
unless local RAM or ROM has been enabled at the referenced memory address.
Bits 4-0 of internal configuration register 4DH must be set according to the physical
DRAM configuration. Table 5-1 shows the valid configurations with either nonencoded
RAS or encoded RAS. Table 5-2 shows additional configurations that are valid only
with encoded RAS. Table 5-3 shows the 4MB configurations, valid only with
nonencoded RAS.
Table 5-1.
Valid Configurations----Nonencoded or Encoded RAS
Banks
ICR 4DH Bits 4-0
0
1
2
3
4-7
Total Local Memory
00H
0
0
0
0
0
0
01H
02H
03H
256KW
0
0
0
0
512KB
256KW
256KW
0
0
0
1MB
256KW
256KW
0
0
0
640K + 384K
04H
256KW
256KW
256KW
0
0
1.5MB
05H
256KW
256KW
256KW
256KW
0
2MB
06H
256KW
256KW
1MW
0
0
3MB
07H
08H
09H
0AH
256KW
256KW
1MW
1MW
0
5MB
256KW
1MW
0
0
0
2.5MB
256KW
1MW
1MW
0
0
4.5MB
256KW
1MW
1MW
1MW
0
6.5MB
0BH
1MW
0
0
0
0
2MB
0CH
1MW
1MW
0
0
0
4MB
0DH
0EH
1MW
1MW
1MW
0
0
6MB
1MW
1MW
1MW
1MW
0
8MB
K = 1024 M = 1048576 W = word (two bytes) B = byte
All memory accesses go to the AT bus. This can be used to turn off on-board RAM even if on-board RA
The DRAM is mapped as 1MB conventional (subject to enabling or disabling of the top 384K) and no ext
The DRAM is mapped as 640KB conventional, 384KB extended. The 384KB block is addressed at 100000H-1
In all configurations, all memory beyond the first 1MB (or beyond the first 640KB in configuration 0
linearly starting at 100000H). Extended memory can be accessed either directly (in 80386sx protecte
(EMS).
Banks are normally mapped in ascending physical address order i.e., Bank 1 has a higher starting add
the mapping order is changed so that the 256KW bank has the highest starting address instead of the
M exists.
ended memory.
5FFFFH. There is no shadow RAM.
3H) is available for use as extended memory (addressed
d mode) or through expanded memory address translation
ress than Bank 0, etc. However, in configuration 08-0AH,
lowest.
I
DRAM Interface
System Interface
5-6
Revision 3.0
P R E L I M I N A R Y
Chips and Technologies, Inc.
相關(guān)PDF資料
PDF描述
82C862 FireLink USB Dual Controller Quad Port USB
82C931 Plug and Play Integrated Audio Controller
82S09 576-BIT BIPOLAR RAM (64 X 9)
82S19 576-BIT BIPOLAR RAM (64 X 9)
82S101BYA 2.6GHz Relay, 1 Form C, 0.5A 30VDC Relay, 50ohms, SMD
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
82C83H 制造商:INTERSIL 制造商全稱:Intersil Corporation 功能描述:CMOS Octal Latching Inverting Bus Driver
82C84 制造商:INTERSIL 制造商全稱:Intersil Corporation 功能描述:CMOS Clock Generator Driver
82C84A 制造商:INTERSIL 制造商全稱:Intersil Corporation 功能描述:CMOS Clock Generator Driver
82C84A/B 制造商: 功能描述: 制造商:undefined 功能描述:
82C84A_05 制造商:INTERSIL 制造商全稱:Intersil Corporation 功能描述:CMOS Clock Generator Driver