參數(shù)資料
型號: 72T3655L5BBGI
廠商: INTEGRATED DEVICE TECHNOLOGY INC
元件分類: FIFO
英文描述: 2K X 36 OTHER FIFO, 3.6 ns, PBGA208
封裝: 17 X 17 MM, 1 MM PITCH, GREEN, PLASTIC, BGA-208
文件頁數(shù): 32/57頁
文件大小: 472K
代理商: 72T3655L5BBGI
38
COMMERCIAL AND INDUSTRIAL
TEMPERATURE RANGES
IDT72T3645/55/65/75/85/95/105/115/125 2.5V TeraSync
36-BIT FIFO
1K x 36, 2K x 36, 4K x 36, 8K x 36, 16K x 36, 32K x 36, 64K x 36, 128K x 36 and 256K x 36
FEBRUARY 4, 2009
Figure 11. Write Cycle and Full Flag Timing (IDT Standard Mode)
D0 - Dn
WEN
RCLK
REN
tENH
tENH
Q0 - Qn
DATA READ
NEXT DATA READ
tSKEW1
(1)
5907 drw16
WCLK
NO WRITE
1
2
1
2
NO WRITE
tWFF
tA
tENS
tENS
(1)
tDS
tA
DX
tDH
tCLK
tCLKH
FF
RCS
tENS
tRCSLZ
tWFF
tSKEW1
tCLKL
DX+1
tWFF
tDS
tDH
Figure 12. Read Cycle, Output Enable, Empty Flag and First Data Word Latency (IDT Standard Mode)
5907 drw17
D0 - Dn
tDS
tDH
D0
D1
tDS
tDH
NO OPERATION
RCLK
REN
EF
tCLK
tCLKH
tCLKL
tENH
tREF
tA
tOLZ
Q0 - Qn
OE
WCLK
(1)
tSKEW1
WEN
tENS
tENH
1
2
tOLZ
NO OPERATION
LAST WORD
D0
D1
tENS
tENH
tOHZ
LAST WORD
tREF
tENH
tENS
tA
tREF
tENS
tENH
WCS
tOE
tWCSS
tWCSH
NOTES:
1. tSKEW1 is the minimum time between a rising WCLK edge and a rising RCLK edge to guarantee that
EF will go HIGH (after one RCLK cycle plus tREF). If the time between the
rising edge of WCLK and the rising edge of RCLK is less than tSKEW1, then
EF deassertion may be delayed one extra RCLK cycle.
2.
LD = HIGH.
3. First data word latency = tSKEW1 + 1*TRCLK + tREF.
4.
RCS is LOW.
NOTES:
1. tSKEW1 is the minimum time between a rising RCLK edge and a rising WCLK edge to guarantee that
FF will go HIGH (after one WCLK cycle pus tWFF). If the time between the
rising edge of the RCLK and the rising edge of the WCLK is less than tSKEW1, then the
FF deassertion may be delayed one extra WCLK cycle.
2.
LD = HIGH, OE = LOW, EF = HIGH.
3.
WCS = LOW.
相關(guān)PDF資料
PDF描述
72V275L15PF8 32K X 18 OTHER FIFO, 10 ns, PQFP64
72V285L10PF8 64K X 18 OTHER FIFO, 6.5 ns, PQFP64
72V285L15TFI9 64K X 18 OTHER FIFO, 10 ns, PQFP64
72V3626L15PFG 256 X 36 BI-DIRECTIONAL FIFO, 10 ns, PQFP128
72V3684L15PF 16K X 36 BI-DIRECTIONAL FIFO, 10 ns, PQFP128
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
72T3655L5BBI 功能描述:IC FIFO 2048X36 5NS 208-BGA 制造商:idt, integrated device technology inc 系列:72T 包裝:托盤 零件狀態(tài):過期 存儲容量:72K(2K x 36) 功能:異步,同步 數(shù)據(jù)速率:83MHz,200MHz 訪問時間:10ns,3.6ns 電壓 - 電源:2.375 V ~ 2.625 V 電流 - 電源(最大值):70mA 總線方向:單向 擴充類型:深度,寬度 可編程標志支持:是 中繼能力:是 FWFT 支持:是 工作溫度:-40°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:208-BGA 供應(yīng)商器件封裝:208-PBGA(17x17) 標準包裝:15
72T3655L6-7BB 功能描述:IC FIFO 2048X36 6-7NS 208-BGA 制造商:idt, integrated device technology inc 系列:72T 包裝:托盤 零件狀態(tài):過期 存儲容量:72K(2K x 36) 功能:異步,同步 數(shù)據(jù)速率:66MHz,150MHz 訪問時間:12ns,3.8ns 電壓 - 電源:2.375 V ~ 2.625 V 電流 - 電源(最大值):70mA 總線方向:單向 擴充類型:深度,寬度 可編程標志支持:是 中繼能力:是 FWFT 支持:是 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:208-BGA 供應(yīng)商器件封裝:208-PBGA(17x17) 標準包裝:15
72T3665L4-4BB 功能描述:先進先出 RoHS:否 制造商:IDT 電路數(shù)量: 數(shù)據(jù)總線寬度:18 bit 總線定向:Unidirectional 存儲容量:4 Mbit 定時類型:Synchronous 組織:256 K x 18 最大時鐘頻率:100 MHz 訪問時間:10 ns 電源電壓-最大:3.6 V 電源電壓-最小:6 V 最大工作電流:35 mA 最大工作溫度:+ 85 C 封裝 / 箱體:TQFP-80 封裝:
72T3665L4-4BBG 功能描述:先進先出 RoHS:否 制造商:IDT 電路數(shù)量: 數(shù)據(jù)總線寬度:18 bit 總線定向:Unidirectional 存儲容量:4 Mbit 定時類型:Synchronous 組織:256 K x 18 最大時鐘頻率:100 MHz 訪問時間:10 ns 電源電壓-最大:3.6 V 電源電壓-最小:6 V 最大工作電流:35 mA 最大工作溫度:+ 85 C 封裝 / 箱體:TQFP-80 封裝:
72T3665L5BB 功能描述:先進先出 RoHS:否 制造商:IDT 電路數(shù)量: 數(shù)據(jù)總線寬度:18 bit 總線定向:Unidirectional 存儲容量:4 Mbit 定時類型:Synchronous 組織:256 K x 18 最大時鐘頻率:100 MHz 訪問時間:10 ns 電源電壓-最大:3.6 V 電源電壓-最小:6 V 最大工作電流:35 mA 最大工作溫度:+ 85 C 封裝 / 箱體:TQFP-80 封裝: