<pre id="brkdp"></pre>
    參數(shù)資料
    型號(hào): ZPSD511B1-12J
    英文描述: Schottky Barrier Diodes
    中文描述: 肖特基勢(shì)壘二極管
    文件頁(yè)數(shù): 123/153頁(yè)
    文件大?。?/td> 1036K
    代理商: ZPSD511B1-12J
    第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)第121頁(yè)第122頁(yè)當(dāng)前第123頁(yè)第124頁(yè)第125頁(yè)第126頁(yè)第127頁(yè)第128頁(yè)第129頁(yè)第130頁(yè)第131頁(yè)第132頁(yè)第133頁(yè)第134頁(yè)第135頁(yè)第136頁(yè)第137頁(yè)第138頁(yè)第139頁(yè)第140頁(yè)第141頁(yè)第142頁(yè)第143頁(yè)第144頁(yè)第145頁(yè)第146頁(yè)第147頁(yè)第148頁(yè)第149頁(yè)第150頁(yè)第151頁(yè)第152頁(yè)第153頁(yè)
    PSD5XX Famly
    120
    Symbol
    Parameter
    Conditions
    Min
    Typ
    Max
    Unit
    V
    CC
    Supply Voltage
    All Speeds
    2.7
    3
    5.5
    V
    V
    IH
    High Level Input Voltage
    2.7 V < V
    CC
    < 5.5 V
    .7 V
    CC
    V
    CC
    +.5
    V
    V
    IL
    Low Level Input Voltage
    2.7 V < V
    CC
    < 5.5 V
    –0.5
    .3 V
    CC
    V
    V
    IH1
    Reset High Level Input Voltage
    (Note 1)
    .8 V
    CC
    V
    CC
    +.5
    V
    V
    IL1
    Reset Low Level Input Voltage
    (Note 1)
    –.5
    .2 V
    CC
    –.1
    V
    V
    HYS
    Reset Pin Hysteresis
    0.3
    V
    V
    OL
    Output Low Voltage
    I
    OL
    = 20 μA, V
    CC
    = 2.7 V
    0.01
    0.1
    V
    I
    OL
    = 4 mA, V
    CC
    = 2.7 V
    0.15
    0.45
    V
    V
    OH
    Output High Voltage
    I
    OH
    = –20 μA, V
    CC
    = 2.7 V
    2.9
    2.99
    V
    I
    OH
    = –1 mA, V
    CC
    = 2.7 V
    2.4
    2.6
    V
    V
    SBY
    SRAM Standby Voltage
    2.7
    V
    CC
    V
    I
    SBY
    SRAM Standby Current
    V
    CC
    = 0 V
    0.5
    1
    μA
    I
    IDLE
    Idle Current (V
    STBY
    Pin)
    V
    CC
    > V
    SBY
    –0.1
    0.1
    μA
    V
    DF
    SRAM Data Retention Voltage
    Only on V
    STBY
    2
    V
    I
    SB
    Standby Supply
    Current
    Power Down Mode
    CSI >V
    CC
    –.3 V (Note 2)
    5
    15
    μA
    Sleep Mode
    CSI >V
    CC
    –.3 V (Note 3)
    1
    5
    μA
    I
    LI
    Input Leakage Current
    V
    SS
    < V
    IN
    < V
    CC
    –1
    ±.1
    1
    μA
    I
    LO
    Output Leakage Current
    0.45 < V
    IN
    < V
    CC
    –10
    ±5
    10
    μA
    ZPLD_TURBO = OFF,
    f = 0 MHz (Note 4)
    See I
    SB
    μA
    I
    CC
    (DC)
    (Note 5)
    Operating
    Supply Current
    ZPLD Only
    ZPLD_TURBO = ON,
    f = 0 MHz
    200
    400
    μA/PT
    ZPLD AC Base
    (Note 4)
    See
    Fig. 51
    2.0
    mA/MHz
    CMiser = ON
    (8-Bit Bus Mode)
    EPROM AC Adder
    0.4
    1.0
    mA/MHz
    I
    CC
    (AC)
    (Note 5)
    All Other Cases
    0.9
    1.7
    mA/MHz
    CMiser = ON and
    8-Bit Bus Mode
    0.7
    1.3
    mA/MHz
    SRAM AC Adder
    CMiser = ON and
    16-Bit Bus MoDe
    1
    2
    mA/MHz
    CMiser = OFF
    1.9
    3.8
    mA/MHz
    13.9 DC Characteristics (ZPSD5XXV Versions)
    (3.0 V ± 10%)
    NOTES:
    1. Reset input has hysteresis. V
    is valid at or below .2V
    CC
    –.1. V
    IH1
    is valid at or above .8V
    CC
    .
    2. CSI deselected or internal PD is active.
    3. Sleep mode bit is set and internal PD is active.
    4. See ZPLD ICC/Frequency Power Consumption graph for details.
    5. I
    OUT
    = 0 mA.
    相關(guān)PDF資料
    PDF描述
    ZPSD511B1-12JI Field-Programmable Peripheral
    ZPSD511B1-12LI Field-Programmable Peripheral
    ZPSD511B1-70JI Field-Programmable Peripheral
    ZPSD511B1-70LI Field-Programmable Peripheral
    ZPSD511B1-70LM Schottky Barrier Diodes
    相關(guān)代理商/技術(shù)參數(shù)
    參數(shù)描述
    ZPSD512B1-C-90UI 制造商:WSI 功能描述:
    ZPSD513B1-C-15L 制造商:WSI 功能描述:
    ZPSD602E1-15L 制造商:WSI 功能描述:
    ZPSD611E1-15J 制造商:WSI 功能描述:
    ZPSD611E1-15JI 制造商:WSI 功能描述: