參數(shù)資料
型號(hào): XCV1000E-6FG900I
廠商: Xilinx Inc
文件頁數(shù): 39/233頁
文件大?。?/td> 0K
描述: IC FPGA 1.8V I-TEMP 900-FGBA
產(chǎn)品變化通告: FPGA Family Discontinuation 18/Apr/2011
標(biāo)準(zhǔn)包裝: 1
系列: Virtex®-E
LAB/CLB數(shù): 6144
邏輯元件/單元數(shù): 27648
RAM 位總計(jì): 393216
輸入/輸出數(shù): 660
門數(shù): 1569178
電源電壓: 1.71 V ~ 1.89 V
安裝類型: 表面貼裝
工作溫度: -40°C ~ 100°C
封裝/外殼: 900-BBGA
供應(yīng)商設(shè)備封裝: 900-FBGA
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁當(dāng)前第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁
Virtex-E 1.8 V Field Programmable Gate Arrays
R
DS022-4 (v3.0) March 21, 2014
Module 4 of 4
Production Product Specification
47
— OBSOLETE — OBSOLETE — OBSOLETE — OBSOLETE —
4
IO_L43P_Y
P12
4
IO_VREF_L43N_Y
R132
4
IO_L44P_YY
N12
4
IO_L44N_YY
T13
4
IO_VREF_L45P_YY
T12
4
IO_L45N_YY
P11
4
IO_L46P_Y
R12
4
IO_L46N_Y
N11
4
IO_VREF_L47P_YY
T111
4
IO_L47N_YY
M11
4
IO_L48P_YY
R11
4
IO_L48N_YY
T10
4
IO_L49P_Y
R10
4
IO_L49N_Y
M10
4
IO_VREF_L50P_Y
P9
4
IO_L50N_Y
T9
4
IO_L51P_Y
N10
4
IO_L51N_Y
R9
4
IO_LVDS_DLL_L52P
N9
5GCK1
R8
5IO
N7
5IO
T7
5
IO_LVDS_DLL_L52N
T8
5
IO_L53P_Y
R7
5
IO_VREF_L53N_Y
P8
5
IO_L54P_Y
P7
5
IO_L54N_Y
T6
5
IO_L55P_YY
M7
5
IO_L55N_YY
R6
5
IO_L56P_YY
P6
5
IO_VREF_L56N_YY
R51
5
IO_L57P_Y
N6
5
IO_L57N_Y
T5
5
IO_L58P_YY
M6
Table 16: FG256 Package — XCV50E, XCV100E,
XCV200E, XCV300E
Bank
Pin Description
Pin #
5
IO_VREF_L58N_YY
T4
5
IO_L59P_YY
T3
5
IO_L59N_YY
P5
5
IO_VREF_L60P_Y
T22
5
IO_L60N_Y
N5
6
IO_L61N_YY
M3
6
IO_L61P_YY
R1
6
IO_L62N
M4
6
IO_VREF_L62P
N22
6
IO_L63N_YY
L5
6
IO_L63P_YY
P1
6
IO_VREF_L64N_Y
N1
6
IO_L64P_Y
L3
6
IO_L65N
M2
6
IO_L65P
L4
6
IO_VREF_L66N_Y
M11
6
IO_L66P_Y
K4
6
IO_L67N_YY
L2
6
IO_L67P_YY
L1
6
IO_L68N
K3
6
IO_L68P
K1
6
IO_L69N_YY
K2
6
IO_L69P_YY
K5
6
IO_VREF_L70N_Y
J3
6
IO_L70P_Y
J1
6
IO_L71N
J4
6
IO_L71P
H1
6IO
J2
7IO
C2
7
IO_L72N_YY
G1
7
IO_L72P_YY
H4
7
IO_L73N
G5
7
IO_L73P
H2
Table 16: FG256 Package — XCV50E, XCV100E,
XCV200E, XCV300E
Bank
Pin Description
Pin #
相關(guān)PDF資料
PDF描述
XCV812E-7BG560C IC FPGA 1.8V C-TEMP 560-MBGA
AMM36DRUH CONN EDGECARD 72POS .156 DIP SLD
FMM28DSEN-S243 CONN EDGECARD 56POS .156 EYELET
XC5VLX110-2FF1760C IC FPGA VIRTEX-5 110K 1760FBGA
XC5VLX110-2FF1153C IC FPGA VIRTEX-5 110K 1153FBGA
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
XCV1000E-6HQ240C 功能描述:IC FPGA 1.8V C-TEMP 240-HQFP RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場(chǎng)可編程門陣列) 系列:Virtex®-E 標(biāo)準(zhǔn)包裝:1 系列:Kintex-7 LAB/CLB數(shù):25475 邏輯元件/單元數(shù):326080 RAM 位總計(jì):16404480 輸入/輸出數(shù):350 門數(shù):- 電源電壓:0.97 V ~ 1.03 V 安裝類型:表面貼裝 工作溫度:0°C ~ 85°C 封裝/外殼:900-BBGA,F(xiàn)CBGA 供應(yīng)商設(shè)備封裝:900-FCBGA(31x31) 其它名稱:122-1789
XCV1000E-6HQ240I 功能描述:IC FPGA 1.8V I-TEMP 240-HQFP RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場(chǎng)可編程門陣列) 系列:Virtex®-E 標(biāo)準(zhǔn)包裝:1 系列:Kintex-7 LAB/CLB數(shù):25475 邏輯元件/單元數(shù):326080 RAM 位總計(jì):16404480 輸入/輸出數(shù):350 門數(shù):- 電源電壓:0.97 V ~ 1.03 V 安裝類型:表面貼裝 工作溫度:0°C ~ 85°C 封裝/外殼:900-BBGA,F(xiàn)CBGA 供應(yīng)商設(shè)備封裝:900-FCBGA(31x31) 其它名稱:122-1789
XCV1000E-6HQ240I0909 制造商:Xilinx 功能描述:
XCV1000E-7BG240C 制造商:XILINX 制造商全稱:XILINX 功能描述:Virtex⑩-E 1.8 V Field Programmable Gate Arrays
XCV1000E-7BG240I 制造商:XILINX 制造商全稱:XILINX 功能描述:Virtex-E 1.8 V Field Programmable Gate Arrays