參數(shù)資料
型號: XCV1000E-6FG680C
廠商: Xilinx Inc
文件頁數(shù): 231/233頁
文件大小: 0K
描述: IC FPGA 1.8V C-TEMP 680-FGBA
產(chǎn)品變化通告: FPGA Family Discontinuation 18/Apr/2011
標(biāo)準(zhǔn)包裝: 1
系列: Virtex®-E
LAB/CLB數(shù): 6144
邏輯元件/單元數(shù): 27648
RAM 位總計(jì): 393216
輸入/輸出數(shù): 512
門數(shù): 1569178
電源電壓: 1.71 V ~ 1.89 V
安裝類型: 表面貼裝
工作溫度: 0°C ~ 85°C
封裝/外殼: 680-LBGA 裸露焊盤
供應(yīng)商設(shè)備封裝: 680-FBGA(40x40)
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁當(dāng)前第231頁第232頁第233頁
Virtex-E 1.8 V Field Programmable Gate Arrays
R
DS022-4 (v3.0) March 21, 2014
Module 4 of 4
Production Product Specification
11
— OBSOLETE — OBSOLETE — OBSOLETE — OBSOLETE —
PQ240 Differential Pin Pairs
Virtex-E devices have differential pin pairs that can also pro-
vide other functions when not used as a differential pair. A
in the AO column indicates that the pin pair can be used as
an asynchronous output for all devices provided in this
package. Pairs with a note number in the AO column are
device dependent. They can have asynchronous outputs if
the pin pair are in the same CLB row and column in the
device. Numbers in this column refer to footnotes that indi-
cate which devices have pin pairs than can be asynchro-
nous outputs. The Other Functions column indicates
alternative function(s) not available when the pair is used as
a differential pair or differential clock.
.
Table 7: PQ240 Differential Pin Pair Summary
XCV50E, XCV100E, XCV200E, XCV300E, XCV400E
Pair
Bank
P Pin
N Pin
AO
Other
Functions
Global Differential Clock
0
4
P92
P93
NA
IO_DLL_L40P
1
5
P89
P87
NA
IO_DLL_L40N
2
1
P210
P209
NA
IO_DLL_L6P
3
0
P213
P215
NA
IO_DLL_L6N
IO LVDS
Total Pairs: 64, Asynchronous Outputs Pairs: 27
0
P236
P237
1
VREF
1
0
P234
P235
-
2
0
P228
P229
VREF
3
0
P223
P224
-
4
0
P220
P221
3
-
5
0
P217
P218
3
VREF
6
1
P209
P215
NA
IO_LVDS_DLL
7
1
P205
P206
3
VREF
8
1
P202
P203
3
-
9
1
P199
P200
-
10
1
P194
P195
VREF
11
1
P191
P192
VREF
12
1
P188
P189
-
13
1
P186
P187
1
VREF
14
1
P184
P185
CS
15
2
P178
P177
DIN, D0
16
2
P174
P173
2
-
17
2
P171
P170
3
VREF
18
2
P168
P167
4
D1, VREF
19
2
P163
P162
D2
20
2
P160
P159
2
-
21
2
P157
P156
4
D3, VREF
22
2
P155
P154
5
VREF
23
2
P153
P152
-
24
3
P145
P144
4
D4, VREF
25
3
P142
P141
2
-
26
3
P139
P138
D5
27
3
P134
P133
4
VREF
28
3
P131
P130
3
VREF
29
3
P128
P127
2
-
30
3
P126
P125
6
VREF
31
3
P124
P123
INIT
32
4
P118
P117
-
33
4
P114
P113
-
34
4
P111
P110
VREF
35
4
P108
P107
VREF
36
4
P103
P102
-
37
4
P100
P99
3
-
38
4
P97
P96
3
VREF
39
4
P95
P94
7
VREF
40
5
P93
P87
NA
IO_LVDS_DLL
41
5
P84
P82
8
VREF
42
5
P79
P78
-
43
5
P74
P73
VREF
44
5
P71
P70
VREF
45
5
P68
P67
-
46
5
P66
P65
1
VREF
47
5
P64
P63
-
Table 7: PQ240 Differential Pin Pair Summary
XCV50E, XCV100E, XCV200E, XCV300E, XCV400E
Pair
Bank
P Pin
N Pin
AO
Other
Functions
相關(guān)PDF資料
PDF描述
XC4VLX60-11FF1148I IC FPGA VIRTEX-4LX 1148FFBGA
AMC40DRTH-S93 CONN EDGECARD 80POS DIP .100 SLD
XC5VLX110-1FFG1760I IC FPGA VIRTEX-5 110K 1760FBGA
AMC40DREN-S93 CONN EDGECARD 80POS .100 EYELET
AMC40DREH-S93 CONN EDGECARD 80POS .100 EYELET
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
XCV1000E-6FG680I 功能描述:IC FPGA 1.8V I-TEMP 680-FGBA RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場可編程門陣列) 系列:Virtex®-E 產(chǎn)品變化通告:XC4000(E,L) Discontinuation 01/April/2002 標(biāo)準(zhǔn)包裝:24 系列:XC4000E/X LAB/CLB數(shù):100 邏輯元件/單元數(shù):238 RAM 位總計(jì):3200 輸入/輸出數(shù):80 門數(shù):3000 電源電壓:4.5 V ~ 5.5 V 安裝類型:表面貼裝 工作溫度:-40°C ~ 100°C 封裝/外殼:120-BCBGA 供應(yīng)商設(shè)備封裝:120-CPGA(34.55x34.55)
XCV1000E-6FG860C 功能描述:IC FPGA 1.8V C-TEMP 860-FGBA RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場可編程門陣列) 系列:Virtex®-E 標(biāo)準(zhǔn)包裝:1 系列:Kintex-7 LAB/CLB數(shù):25475 邏輯元件/單元數(shù):326080 RAM 位總計(jì):16404480 輸入/輸出數(shù):350 門數(shù):- 電源電壓:0.97 V ~ 1.03 V 安裝類型:表面貼裝 工作溫度:0°C ~ 85°C 封裝/外殼:900-BBGA,F(xiàn)CBGA 供應(yīng)商設(shè)備封裝:900-FCBGA(31x31) 其它名稱:122-1789
XCV1000E-6FG860C0907 制造商:Xilinx 功能描述:
XCV1000E-6FG860I 功能描述:IC FPGA 1.8V I-TEMP 860-FGBA RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場可編程門陣列) 系列:Virtex®-E 標(biāo)準(zhǔn)包裝:1 系列:Kintex-7 LAB/CLB數(shù):25475 邏輯元件/單元數(shù):326080 RAM 位總計(jì):16404480 輸入/輸出數(shù):350 門數(shù):- 電源電壓:0.97 V ~ 1.03 V 安裝類型:表面貼裝 工作溫度:0°C ~ 85°C 封裝/外殼:900-BBGA,F(xiàn)CBGA 供應(yīng)商設(shè)備封裝:900-FCBGA(31x31) 其它名稱:122-1789
XCV1000E-6FG900C 功能描述:IC FPGA 1.8V C-TEMP 900-FGBA RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場可編程門陣列) 系列:Virtex®-E 產(chǎn)品變化通告:Step Intro and Pkg Change 11/March/2008 標(biāo)準(zhǔn)包裝:1 系列:Virtex®-5 SXT LAB/CLB數(shù):4080 邏輯元件/單元數(shù):52224 RAM 位總計(jì):4866048 輸入/輸出數(shù):480 門數(shù):- 電源電壓:0.95 V ~ 1.05 V 安裝類型:表面貼裝 工作溫度:-40°C ~ 100°C 封裝/外殼:1136-BBGA,F(xiàn)CBGA 供應(yīng)商設(shè)備封裝:1136-FCBGA 配用:568-5088-ND - BOARD DEMO DAC1408D750122-1796-ND - EVALUATION PLATFORM VIRTEX-5