
STD110
3-88
SEC ASIC
AO21DH/AO21/AO21D2/AO21D2B/AO21D4
2-AND into 2-NOR with 0.5X/1X/2X/2X(Bufferd)/4X Drive
Logic Symbol
Cell Data
Switching Characteristics
AO21DH
(Typical process, 25
°
C, 2.5V, t
R
/t
F
= 0.21ns, SL: Standard Load)
Input Load (SL)
AO21D2
A
B
1.9
1.8
Gate Count
AO21D2
2.33
AO21DH
B
0.5
AO21
B
0.9
AO21D2B
B
0.9
AO21D4
B
1.0
A
C
0.5
A
C
0.9
C
2.0
A
C
1.0
A
C
1.0
0.5
0.9
0.9
0.9
AO21DH
1.33
AO21
1.33
AO21D2B
2.33
AO21D4
3.00
A
B
Y
C
Path
Parameter
Delay [ns]
SL = 2
0.379
0.254
0.190
0.155
0.404
0.249
0.205
0.148
0.399
0.215
0.225
0.151
<
Delay Equations [ns]
Group1*
0.143 + 0.118*SL
0.101 + 0.077*SL
0.085 + 0.052*SL
0.076 + 0.040*SL
0.167 + 0.118*SL
0.092 + 0.078*SL
0.100 + 0.052*SL
0.068 + 0.040*SL
0.157 + 0.121*SL
0.122 + 0.047*SL
0.119 + 0.053*SL
0.095 + 0.028*SL
Group2*
0.125 + 0.122*SL
0.083 + 0.081*SL
0.083 + 0.053*SL
0.076 + 0.040*SL
0.149 + 0.123*SL
0.077 + 0.082*SL
0.098 + 0.053*SL
0.070 + 0.040*SL
0.148 + 0.123*SL
0.108 + 0.050*SL
0.119 + 0.053*SL
0.097 + 0.027*SL
Group3*
0.115 + 0.124*SL
0.067 + 0.083*SL
0.082 + 0.053*SL
0.076 + 0.040*SL
0.140 + 0.124*SL
0.068 + 0.083*SL
0.096 + 0.053*SL
0.070 + 0.040*SL
0.142 + 0.124*SL
0.090 + 0.052*SL
0.119 + 0.053*SL
0.097 + 0.027*SL
A to Y
tR
tF
tPLH
tPHL
tR
tF
tPLH
tPHL
tR
tF
tPLH
tPHL
B to Y
C to Y
*Group1 : SL < 4, *Group2 : =
Truth Table
A
0
x
B
x
0
C
0
0
Y
1
1
0
Other States