• <ins id="jsp41"><strike id="jsp41"></strike></ins>
  • 參數(shù)資料
    型號(hào): ST72F324BJ2B5
    廠商: STMICROELECTRONICS
    元件分類(lèi): 微控制器/微處理器
    英文描述: 8-BIT, FLASH, 8 MHz, MICROCONTROLLER, PDIP42
    封裝: 0.600 INCH, SHRINK, PLASTIC, DIP-42
    文件頁(yè)數(shù): 119/188頁(yè)
    文件大小: 2867K
    代理商: ST72F324BJ2B5
    第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)當(dāng)前第119頁(yè)第120頁(yè)第121頁(yè)第122頁(yè)第123頁(yè)第124頁(yè)第125頁(yè)第126頁(yè)第127頁(yè)第128頁(yè)第129頁(yè)第130頁(yè)第131頁(yè)第132頁(yè)第133頁(yè)第134頁(yè)第135頁(yè)第136頁(yè)第137頁(yè)第138頁(yè)第139頁(yè)第140頁(yè)第141頁(yè)第142頁(yè)第143頁(yè)第144頁(yè)第145頁(yè)第146頁(yè)第147頁(yè)第148頁(yè)第149頁(yè)第150頁(yè)第151頁(yè)第152頁(yè)第153頁(yè)第154頁(yè)第155頁(yè)第156頁(yè)第157頁(yè)第158頁(yè)第159頁(yè)第160頁(yè)第161頁(yè)第162頁(yè)第163頁(yè)第164頁(yè)第165頁(yè)第166頁(yè)第167頁(yè)第168頁(yè)第169頁(yè)第170頁(yè)第171頁(yè)第172頁(yè)第173頁(yè)第174頁(yè)第175頁(yè)第176頁(yè)第177頁(yè)第178頁(yè)第179頁(yè)第180頁(yè)第181頁(yè)第182頁(yè)第183頁(yè)第184頁(yè)第185頁(yè)第186頁(yè)第187頁(yè)第188頁(yè)
    Interrupts
    ST72324B
    7
    Interrupts
    7.1
    Introduction
    The ST7 enhanced interrupt management provides the following features:
    Hardware interrupts
    Software interrupt (TRAP)
    Nested or concurrent interrupt management with flexible interrupt priority and level
    management:
    up to 4 software programmable nesting levels
    up to 16 interrupt vectors fixed by hardware
    2 non-maskable events: reset, TRAP
    This interrupt management is based on:
    Bit 5 and bit 3 of the CPU CC register (I1:0)
    Interrupt software priority registers (ISPRx)
    Fixed interrupt vector addresses located at the high addresses of the memory map
    (FFE0h to FFFFh) sorted by hardware priority order
    This enhanced interrupt controller guarantees full upward compatibility with the standard
    (not nested) ST7 interrupt controller.
    7.2
    Masking and processing flow
    The interrupt masking is managed by the I1 and I0 bits of the CC register and the ISPRx
    registers which give the interrupt software priority level of each interrupt vector (see
    Table 13). The processing flow is shown in Figure 18.
    When an interrupt request has to be serviced:
    Normal processing is suspended at the end of the current instruction execution.
    The PC, X, A and CC registers are saved onto the stack.
    I1 and I0 bits of CC register are set according to the corresponding values in the ISPRx
    registers of the serviced interrupt vector.
    The PC is then loaded with the interrupt vector of the interrupt to service and the first
    instruction of the interrupt service routine is fetched (refer to Table 24: Interrupt
    mapping for vector addresses).
    The interrupt service routine should end with the IRET instruction which causes the
    contents of the saved registers to be recovered from the stack.
    Note:
    As a consequence of the IRET instruction, the I1 and I0 bits will be restored from the stack
    and the program in the previous level will resume.
    相關(guān)PDF資料
    PDF描述
    ST72F324BJ4B6 8-BIT, FLASH, 8 MHz, MICROCONTROLLER, PDIP42
    ST72F324BK4B5 8-BIT, FLASH, 8 MHz, MICROCONTROLLER, PDIP32
    ST72F324J2B6 8-BIT, FLASH, 8 MHz, MICROCONTROLLER, PDIP42
    ST72F324K4B6 8-BIT, FLASH, 8 MHz, MICROCONTROLLER, PDIP32
    ST72F325C4T6 8-BIT, FLASH, 8 MHz, MICROCONTROLLER, PQFP48
    相關(guān)代理商/技術(shù)參數(shù)
    參數(shù)描述
    ST72F324BJ2B6 功能描述:8位微控制器 -MCU ST72324B 5V RANGE 8B MCU RoHS:否 制造商:Silicon Labs 核心:8051 處理器系列:C8051F39x 數(shù)據(jù)總線寬度:8 bit 最大時(shí)鐘頻率:50 MHz 程序存儲(chǔ)器大小:16 KB 數(shù)據(jù) RAM 大小:1 KB 片上 ADC:Yes 工作電源電壓:1.8 V to 3.6 V 工作溫度范圍:- 40 C to + 105 C 封裝 / 箱體:QFN-20 安裝風(fēng)格:SMD/SMT
    ST72F324BJ2T6 功能描述:8位微控制器 -MCU 8-BIT MCU W/ 8-32K Flash/ROM ADC RoHS:否 制造商:Silicon Labs 核心:8051 處理器系列:C8051F39x 數(shù)據(jù)總線寬度:8 bit 最大時(shí)鐘頻率:50 MHz 程序存儲(chǔ)器大小:16 KB 數(shù)據(jù) RAM 大小:1 KB 片上 ADC:Yes 工作電源電壓:1.8 V to 3.6 V 工作溫度范圍:- 40 C to + 105 C 封裝 / 箱體:QFN-20 安裝風(fēng)格:SMD/SMT
    ST72F324BJ4B5 功能描述:8位微控制器 -MCU ST72324B 5V RANGE 8B MCU RoHS:否 制造商:Silicon Labs 核心:8051 處理器系列:C8051F39x 數(shù)據(jù)總線寬度:8 bit 最大時(shí)鐘頻率:50 MHz 程序存儲(chǔ)器大小:16 KB 數(shù)據(jù) RAM 大小:1 KB 片上 ADC:Yes 工作電源電壓:1.8 V to 3.6 V 工作溫度范圍:- 40 C to + 105 C 封裝 / 箱體:QFN-20 安裝風(fēng)格:SMD/SMT
    ST72F324BJ4B6 功能描述:8位微控制器 -MCU 5V RANGE 8B MCU RoHS:否 制造商:Silicon Labs 核心:8051 處理器系列:C8051F39x 數(shù)據(jù)總線寬度:8 bit 最大時(shí)鐘頻率:50 MHz 程序存儲(chǔ)器大小:16 KB 數(shù)據(jù) RAM 大小:1 KB 片上 ADC:Yes 工作電源電壓:1.8 V to 3.6 V 工作溫度范圍:- 40 C to + 105 C 封裝 / 箱體:QFN-20 安裝風(fēng)格:SMD/SMT
    ST72F324BJ4T3 功能描述:8位微控制器 -MCU ST72324B 5V RANGE 8B MCU RoHS:否 制造商:Silicon Labs 核心:8051 處理器系列:C8051F39x 數(shù)據(jù)總線寬度:8 bit 最大時(shí)鐘頻率:50 MHz 程序存儲(chǔ)器大小:16 KB 數(shù)據(jù) RAM 大小:1 KB 片上 ADC:Yes 工作電源電壓:1.8 V to 3.6 V 工作溫度范圍:- 40 C to + 105 C 封裝 / 箱體:QFN-20 安裝風(fēng)格:SMD/SMT