參數(shù)資料
型號(hào): SI5368C-C-GQR
廠商: Silicon Laboratories Inc
文件頁數(shù): 15/92頁
文件大小: 0K
描述: IC CLK MULTIPLIER ATTEN 100TQFP
標(biāo)準(zhǔn)包裝: 250
系列: DSPLL®
類型: 時(shí)鐘放大器,振動(dòng)衰減器
PLL:
輸入: 時(shí)鐘
輸出: CML,CMOS,LVDS,LVPECL
電路數(shù): 1
比率 - 輸入:輸出: 4:5
差分 - 輸入:輸出: 是/是
頻率 - 最大: 346MHz
除法器/乘法器: 無/是
電源電壓: 1.71 V ~ 3.63 V
工作溫度: -40°C ~ 85°C
安裝類型: 表面貼裝
封裝/外殼: 100-TQFP
供應(yīng)商設(shè)備封裝: 100-TQFP(14x14)
包裝: 帶卷 (TR)
Si5368
22
Rev. 1.0
5. Register Map
All register bits that are not defined in this map should always be written with the specified Reset Values. The
writing to these bits of values other than the specified Reset Values may result in undefined device behavior.
Registers not listed, such as Register 64, should never be written to.
Register
D7
D6
D5
D4
D3
D2
D1
D0
0
FREE_RUN
CKOUT_
ALWAYS_
ON
CK_CONFIG
_REG
BYPASS_
REG
1
CK_PRIOR4 [1:0]
CK_PRIOR3 [1:0]
CK_PRIOR2 [1:0]
CK_PRIOR1 [1:0]
2
BWSEL_REG [3:0]
3
CKSEL_REG [1:0]
DHOLD
SQ_ICAL
4
AUTOSEL_REG [1:0]
HIST_DEL [4:0]
5
ICMOS [1:0]
SFOUT2_REG [2:0]
SFOUT1_REG [2:0]
6
SFOUT4_REG [2:0]
SFOUT3_REG [2:0]
7
SFOUT5_REG [2:0]
FOSREFSEL [2:0]
8
HLOG_4 [1:0]
HLOG_3 [1:0]
HLOG_2 [1:0]
HLOG_1 [1:0]
9
HIST_AVG [4:0]
HLOG_5 [1:0]
10
DSBL5_
REG
DSBL4_
REG
DSBL3_
REG
DSBL2_
REG
DSBL1_
REG
11
ALIGN_THR [2:0]
PD_CK4
PD_CK3
PD_CK2
PD_CK1
12
FPW_VALID
FSYNC_
ALIGN_REG
FSYNC_
ALIGN_
MODE
FSYNC_
SWTCH_
REG
FSKEW_
VALID
FSYNC_
SKEW
[16:16]
FSYNC_PW [9:8]
13
FSYNC_PW [7:0]
14
FSYNC_SKEW [15:8]
15
FSYNC_SKEW [7:0]
16
CLAT [7:0]
17
FLAT_VALID
FLAT [14:8]
18
FLAT [7:0]
19
FOS_EN
FOS_THR [1:0]
VALTIME [1:0]
LOCKT [2:0]
20
ALRMOUT_
PIN
CK3_BAD_
PIN
CK2_BAD_
PIN
CK1_BAD_
PIN
LOL_PIN
INT_PIN
21
INCDEC_
PIN
FSYNC_
ALIGN_PIN
CK4_ACTV_
PIN
CK3_ACTV_
PIN
CK2_ACTV_
PIN
CK1_ACTV_
PIN
CKSEL_PIN
22
FSYNC_
ALIGN_POL
FSYNC_
POL
FSYNCOUT
_POL
CK_ACTV_
POL
CK_BAD_
POL
LOL_POL
INT_POL
相關(guān)PDF資料
PDF描述
MS27468T25F43SB CONN RCPT 43POS JAM NUT W/SCKT
VE-JVM-MZ-F4 CONVERTER MOD DC/DC 10V 25W
VE-JVM-MZ-F2 CONVERTER MOD DC/DC 10V 25W
M83723/85G1415N CONN RCPT 15POS JAM NUT W/PINS
VE-JVM-MZ-F1 CONVERTER MOD DC/DC 10V 25W
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
SI5368-EVB 制造商:Silicon Laboratories Inc 功能描述:
Si5369A-C-GQ 功能描述:時(shí)鐘發(fā)生器及支持產(chǎn)品 LW LOOP BW AR CLK MULT/JITTER 4IN 5OUT RoHS:否 制造商:Silicon Labs 類型:Clock Generators 最大輸入頻率:14.318 MHz 最大輸出頻率:166 MHz 輸出端數(shù)量:16 占空比 - 最大:55 % 工作電源電壓:3.3 V 工作電源電流:1 mA 最大工作溫度:+ 85 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:QFN-56
SI5369A-C-GQR 功能描述:時(shí)鐘發(fā)生器及支持產(chǎn)品 Lo Loop BW Clk Multi Jitter Attn 4In/5Out RoHS:否 制造商:Silicon Labs 類型:Clock Generators 最大輸入頻率:14.318 MHz 最大輸出頻率:166 MHz 輸出端數(shù)量:16 占空比 - 最大:55 % 工作電源電壓:3.3 V 工作電源電流:1 mA 最大工作溫度:+ 85 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:QFN-56
Si5369B-C-GQ 功能描述:時(shí)鐘發(fā)生器及支持產(chǎn)品 LW LOOP BW AR CLK MULT/JITTER 4IN 5OUT RoHS:否 制造商:Silicon Labs 類型:Clock Generators 最大輸入頻率:14.318 MHz 最大輸出頻率:166 MHz 輸出端數(shù)量:16 占空比 - 最大:55 % 工作電源電壓:3.3 V 工作電源電流:1 mA 最大工作溫度:+ 85 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:QFN-56
SI5369B-C-GQR 功能描述:時(shí)鐘發(fā)生器及支持產(chǎn)品 Lo Loop BW Clk Multi Jitter Attn 4In/5Out RoHS:否 制造商:Silicon Labs 類型:Clock Generators 最大輸入頻率:14.318 MHz 最大輸出頻率:166 MHz 輸出端數(shù)量:16 占空比 - 最大:55 % 工作電源電壓:3.3 V 工作電源電流:1 mA 最大工作溫度:+ 85 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:QFN-56