參數(shù)資料
型號(hào): S71GL128NC0BAWAZ0
廠商: SPANSION LLC
元件分類: 存儲(chǔ)器
英文描述: SPECIALTY MEMORY CIRCUIT, PBGA84
封裝: 8 X 11.60 MM, 1.20 MM HEIGHT, LEAD FREE COMPLIANT, FBGA-84
文件頁(yè)數(shù): 2/122頁(yè)
文件大?。?/td> 1764K
代理商: S71GL128NC0BAWAZ0
第1頁(yè)當(dāng)前第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)第121頁(yè)第122頁(yè)
10
S71GL512_256_128NC0_00_A0 December 17, 2004
Advan ce
In form ati o n
Input/Output Descriptions
A24-A0
=
25 Address inputs (512 Mb)
A23-A0
=
24 Address inputs (256 Mb)
A22-A0
=
23 Address inputs (128 Mb)
DQ15-DQ0
=
Data input/output
OE#
=
Output Enable input. Asynchronous relative to CLK
for the Burst mode.
WE#
=
Write Enable input.
VSS
=
Ground
NC
=
No Connect; not connected internally
RESET#
=
Hardware reset input. Low = device resets and
returns to reading array data
WP#/ACC
=
Hardware write protect input / programming
acceleration input.
CE1#s, CE2s
=
Chip-enable input for pSRAM.
CE#f1
=
Chip-enable input for Flash 1.
VCCf
=
Flash 3.0 Volt-only single power supply.
VCCs
=
pSRAM Power Supply.
UB#s
=
Upper Byte Control (pSRAM).
LB#s
=
Lower Byte Control (pSRAM).
RFU
=
Reserved for future use.
RY/BY#
=
Ready/Busy output.
Logic Symbol
Max+1
16
DQ15–DQ0
AMax*–A0
WE#
WP#/ACC
WE#
RESET#
CE1#s
RY/BY#
UB#
CE2s
OE#
LB#
CE#f1
* AMax = A24 [512 Mb]
= A23 [256 Mb]
= A22 [128 Mb]
相關(guān)PDF資料
PDF描述
S71PL064JB0BFW0U0 SPECIALTY MEMORY CIRCUIT, PBGA56
S71PL129JC0BFW9Z2 Stacked Multi-Chip Product (MCP) Flash Memory
S71PL129NC0HFW4U3 SPECIALTY MEMORY CIRCUIT, PBGA64
S71PL191HB0BFI100 SPECIALTY MEMORY CIRCUIT, PBGA73
S71VS128RC0ZHK203 SPECIALTY MEMORY CIRCUIT, PBGA56
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
S71GL256NB0 制造商:SPANSION 制造商全稱:SPANSION 功能描述:Stacked Multi-chip Product (MCP)
S71GL256NC0 制造商:SPANSION 制造商全稱:SPANSION 功能描述:Stacked Multi-chip Product (MCP)
S71GL512NB0 制造商:SPANSION 制造商全稱:SPANSION 功能描述:Stacked Multi-chip Product (MCP)
S71GL512NC0 制造商:SPANSION 制造商全稱:SPANSION 功能描述:Stacked Multi-chip Product (MCP)
S71GL-N 制造商:SPANSION 制造商全稱:SPANSION 功能描述:Stacked Multi-Chip Product (MCP) Flash Memory and RAM