參數(shù)資料
型號: PEB80900H
英文描述: ?Network Termination Controller?
中文描述: ?網(wǎng)絡(luò)終端控制器?
文件頁數(shù): 101/181頁
文件大?。?/td> 3288K
代理商: PEB80900H
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁當(dāng)前第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁
PEB 80900
Part II
IEC-T
: General Description
Data Sheet
89
2001-04-02
5.6.5
Data and Clocks in LT-BURST1 Mode
5.6.6
Data and Clocks in NT-PABX Mode
CLS
input
Input from power supply. Indicates
Power feed off
(active
high). If not used in this mode, the CLS-pin must be clamped
to low.
Master clock input, 15.36 MHz. Synchronized to CLOCK.
XIN
input
DIN
DOUT
input
output
Data input, 2048 kbit/s (bursts of 15.625 μs, 8 times per ms).
Data output (open drain), 2048 kbit/s (bursts of 15.625 μs, 8
times per ms).
4096 kHz Clock input. This clock provides the reference for
DIN and DOUT
Frame clock input, 8 kHz. This clock provides the reference
for the identification of DIN and DOUT.
Address straps - static inputs which define the time slots that
carry information.
Input from power supply. Indicates
Power feed off
(active
high). If not used in this mode, the CLS-pin must be clamped
to low.
Master clock input, 15.36 MHz. Synchronized to CLOCK.
CLOCK
input
FRAME
input
SLOT2, SLOT1,
SLOT0
CLS
input
input
XIN
input
DIN
DOUT
CLOCK
input
output
input
Data input, 256 kbit/s continuous.
Data output (open drain), 256 kbit/s continuous.
512 kHz Clock input. This clock provides the reference for
DIN and DOUT, synchronized to CLS.
Frame clock input, 8 kHz. This clock provides the reference
for the identification of DIN and DOUT, synchronized to CLS.
512 kHz clock, synchronized to received data on Uk0.
15.36 MHz Xtal connections.
FRAME
input
CLS
XIN, XOUT
output
input
相關(guān)PDF資料
PDF描述
PEB8091(64MQFP) ISDN Line Interface
PEB8091(64TQFP) ISDN Line Interface
PEF8091(64MQFP) 1MHz Off-Line Current Mode PWM and DC/DC Converter; Package: SO; No of Pins: 8; Temperature Range: 0°C to +70°C
PEF8091(64TQFP) ISDN Line Interface
PEF80912 Power Factor Controller; Package: PDIP; No of Pins: 16; Temperature Range: 0°C to +70°C
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
PEB8090FV1.1 制造商:Rochester Electronics LLC 功能描述:- Bulk 制造商:Infineon Technologies AG 功能描述:
PEB8091FDV1.1 制造商:Rochester Electronics LLC 功能描述:- Bulk
PEB8091FGDV1.1 制造商:Rochester Electronics LLC 功能描述:- Bulk 制造商:Infineon Technologies AG 功能描述:
PEB8091HDV1.1 制造商:Rochester Electronics LLC 功能描述:- Bulk 制造商:Infineon Technologies AG 功能描述:
PEB8191FGDV1.1 制造商:Rochester Electronics LLC 功能描述:- Bulk