參數(shù)資料
型號: PEB20534
廠商: INFINEON TECHNOLOGIES AG
英文描述: DMA Supported Serial Communication Controller with 4 Channels
中文描述: DMA的支持串行通信控制器,4通道
文件頁數(shù): 65/439頁
文件大?。?/td> 4985K
代理商: PEB20534
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁當(dāng)前第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁第258頁第259頁第260頁第261頁第262頁第263頁第264頁第265頁第266頁第267頁第268頁第269頁第270頁第271頁第272頁第273頁第274頁第275頁第276頁第277頁第278頁第279頁第280頁第281頁第282頁第283頁第284頁第285頁第286頁第287頁第288頁第289頁第290頁第291頁第292頁第293頁第294頁第295頁第296頁第297頁第298頁第299頁第300頁第301頁第302頁第303頁第304頁第305頁第306頁第307頁第308頁第309頁第310頁第311頁第312頁第313頁第314頁第315頁第316頁第317頁第318頁第319頁第320頁第321頁第322頁第323頁第324頁第325頁第326頁第327頁第328頁第329頁第330頁第331頁第332頁第333頁第334頁第335頁第336頁第337頁第338頁第339頁第340頁第341頁第342頁第343頁第344頁第345頁第346頁第347頁第348頁第349頁第350頁第351頁第352頁第353頁第354頁第355頁第356頁第357頁第358頁第359頁第360頁第361頁第362頁第363頁第364頁第365頁第366頁第367頁第368頁第369頁第370頁第371頁第372頁第373頁第374頁第375頁第376頁第377頁第378頁第379頁第380頁第381頁第382頁第383頁第384頁第385頁第386頁第387頁第388頁第389頁第390頁第391頁第392頁第393頁第394頁第395頁第396頁第397頁第398頁第399頁第400頁第401頁第402頁第403頁第404頁第405頁第406頁第407頁第408頁第409頁第410頁第411頁第412頁第413頁第414頁第415頁第416頁第417頁第418頁第419頁第420頁第421頁第422頁第423頁第424頁第425頁第426頁第427頁第428頁第429頁第430頁第431頁第432頁第433頁第434頁第435頁第436頁第437頁第438頁第439頁
PEB 20534
PEF 20534
DMA Controller and Central FIFOs
Data Sheet
65
2000-05-30
The CPU prepares linked lists for transmit and receive channels in the shared memory.
These may be handled by dynamically allocating and linking descriptors and buffers as
needed during runtime or by static predefined memory structures e.g. ring-chained-lists
(the
last
descriptor points back to the first descriptor). A mix of predefined descriptor
lists but dynamically handled data buffers may also be an appropriate solution. This
strategy depends on the specific application. The DMAC provides multiple control
mechanisms supporting all of these combinations in an efficient way.
The descriptors and data buffers can be stored in separate memory spaces within the
32-bit address range allowing full scatter/gather methods of assembling and
disassembling of packets.
Each descriptor contains a
next descriptor address
field to realize the linked list.
Because the DMA controller cannot distinguish between valid and invalid addresses, a
Hold
mechanism is needed to prevent the DMA controller from branching to invalid
memory locations. A
next descriptor address
might be invalid for several reasons:
no further transmit transaction is requested; therefore no further transmit descriptor is
allocated and the
next descriptor address
field of the last descriptor is invalid when
read by the DMA controller;
temporarily the software is not able to attach new receive descriptors to the list in time;
therefore no further receive descriptor is allocated and the
next descriptor address
field of the last descriptor is invalid when read by the DMA controller;
the receive descriptor list is organized as a ring; the DMA channel must be prevented
from branching a descriptor which is not yet serviced by the CPU.
Two alternative control mechanisms are provided to detect and handle descriptor list end
(Hold) conditions:
Hold bit control mode
(See
DMAC Operation Using Hold-Bit Control Mechanism
on page 76.)
Last descriptor address control mode
(See
DMAC Operation Using Last Descriptor Address Control Mode
on page 78.)
The Control Mode applies to all DMA channels transmit and receive and is selected via
bit
CMODE
in Global Mode Register GMODE.
An HDLC frame may be contained in one buffer connected to one descriptor or it may
be contained in several buffers each associated with linked descriptors. A
frame end
indication (FE bit) will be set in each descriptor which points to the last buffer of one
HDLC frame.
The
frame end
indications are stored in the internal FIFOs influencing the FIFO control
(threshold) mechanisms. Therefore
frame end
indications (FE bit) are also used in non
frame oriented protocol modes such as ASYNC mode. They are referred to as
frame
end/block end
indication in the following chapters.
相關(guān)PDF資料
PDF描述
PEB20534H-10 DMA Supported Serial Communication Controller with 4 Channels DSCC4
PEB20534H-52 DMA Supported Serial Communication Controller with 4 Channels DSCC4
PEB20534 DMA Supported Serial Communication Controller with 4 Channels DSCC4
PEF20542 2 Channel Serial Optimized Communication Controller with DMA
PEB20542 2 Channel Serial Optimized Communication Controller with DMA
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
PEB20534 H52 V2.1 制造商:Infineon Technologies AG 功能描述:
PEB20534H10 制造商:Infineon Technologies AG 功能描述: 制造商:Siemens 功能描述:
PEB20534H-10 制造商:INFINEON 制造商全稱:Infineon Technologies AG 功能描述:DMA Supported Serial Communication Controller with 4 Channels DSCC4
PEB20534H-10V2.0 制造商:Infineon Technologies AG 功能描述: 制造商:Infineon Technologies AG 功能描述:Communications Controller Circuit, 208 Pin, QFP
PEB20534H-10V2.1 制造商:Siemens 功能描述:Communications Controller Circuit, 208 Pin, QFP