參數(shù)資料
型號: MCHC912B32VFUE8
廠商: Freescale Semiconductor
文件頁數(shù): 152/334頁
文件大?。?/td> 0K
描述: IC MCU 32K FLASH 8MHZ 80-QFP
標(biāo)準(zhǔn)包裝: 84
系列: HC12
核心處理器: CPU12
芯體尺寸: 16-位
速度: 8MHz
連通性: SCI,SPI
外圍設(shè)備: POR,PWM,WDT
輸入/輸出數(shù): 63
程序存儲器容量: 32KB(32K x 8)
程序存儲器類型: 閃存
EEPROM 大?。?/td> 768 x 8
RAM 容量: 1K x 8
電壓 - 電源 (Vcc/Vdd): 4.5 V ~ 5.5 V
數(shù)據(jù)轉(zhuǎn)換器: A/D 8x10b
振蕩器型: 外部
工作溫度: -40°C ~ 105°C
封裝/外殼: 80-QFP
包裝: 托盤
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁當(dāng)前第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁第258頁第259頁第260頁第261頁第262頁第263頁第264頁第265頁第266頁第267頁第268頁第269頁第270頁第271頁第272頁第273頁第274頁第275頁第276頁第277頁第278頁第279頁第280頁第281頁第282頁第283頁第284頁第285頁第286頁第287頁第288頁第289頁第290頁第291頁第292頁第293頁第294頁第295頁第296頁第297頁第298頁第299頁第300頁第301頁第302頁第303頁第304頁第305頁第306頁第307頁第308頁第309頁第310頁第311頁第312頁第313頁第314頁第315頁第316頁第317頁第318頁第319頁第320頁第321頁第322頁第323頁第324頁第325頁第326頁第327頁第328頁第329頁第330頁第331頁第332頁第333頁第334頁
BDLC Registers
M68HC12B Family Data Sheet, Rev. 9.1
Freescale Semiconductor
235
Figure 15-14. Types of In-Frame Response
The BDLC supports the in-frame response (IFR) features of J1850. The four types of J1850 IFR are
shown in Figure 15-14.
The purpose of the in-frame response modes is to allow multiple nodes to acknowledge receipt of the
data by responding with their personal ID or physical address in a concatenated manner after they
have seen the EOD symbol. If transmission arbitration is lost by a node while sending its response, it
continues to transmit its ID/address until observing its unique byte in the response stream. For VPW
modulation, the first bit of the IFR is always passive; therefore, an active normalization bit must be
generated by the responder and sent prior to its ID/address byte. When there are multiple responders
on the J1850 bus, only one normalization bit is sent which assists all other transmitting nodes to sync
their responses.
TSIFR — Transmit Single Byte IFR with No CRC Bit (Type 1 and Type 2)
The TSIFR bit is used to request the BDLC to transmit the byte in the BDLC data register (BDR) as a
single byte IFR with no CRC. Typically, the byte transmitted is a unique identifier or address of the
transmitting (responding) node. See Figure 15-14.
1 = If this bit is set prior to a valid EOD being received with no CRC error, once the EOD symbol
has been received the BDLC attempts to transmit the appropriate normalization bit followed by
the byte in the BDR.
0 = TSIFR bit is cleared automatically, once the BDLC has successfully transmitted the byte in the
BDR onto the bus, or TEOD is set, or an error is detected on the bus.
If the programmer attempts to set the TSIFR bit immediately after the EOD symbol has been received
from the bus, the TSIFR bit remains in the reset state and no attempt is made to transmit the IFR byte.
If a loss of arbitration occurs when the BDLC attempts to transmit and after the IFR byte winning
arbitration completes transmission, the BDLC again attempts to transmit the BDR (with no
normalization bit). The BDLC continues transmission attempts until an error is detected on the bus, or
TEOD is set, or the BDLC transmission is successful.
If loss of arbitration occurs in the last bit of the IFR byte, two additional 1 bits are not sent out because
the BDLC attempts to retransmit the byte in the transmit shift register after the IRF byte winning
arbitration completes transmission.
NB
DATA FIELD
HEADER
CRC
DATA FIELD
HEADER
SOF
CRC
IFR DATA FIELD
EOD
CRC
SOF
SO
F
SOF
EOF
EOD
EOF
NB
ID1
IDn
EOD
EOF
NB
ID
TYPE 0 — NO IFR
TYPE 1 — SINGLE BYTE FROM A SINGLE RESPONDER
TYPE 2 — SINGLE BYTE FROM MULTIPLE RESPONDERS
TYPE 3 — MULTIPLE BYTES FROM A SINGLE RESPONDER
EO
D
EOF
相關(guān)PDF資料
PDF描述
COP8CCR9LVA7/NOPB MCU 8BIT FLASH 32K MEM 68-PLCC
MCIMX355AJQ5C MULTIMEDIA PROCESSOR 400-MAPBGA
MCF5281CVM66J IC MPU 256K FLASH 256MAPBGA
COP8CBR9HVA8/NOPB IC MCU EEPROM 8BIT 32K 44PLCC
MCF5281CVM66 IC MPU 32BIT COLDF 256-MAPBGA
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
MCHC912B32VFUE8 制造商:Freescale Semiconductor 功能描述:Microcontroller
MCHC98LD120CFU 制造商:Rochester Electronics LLC 功能描述:- Bulk
MCHDS-08 制造商:SPC Multicomp 功能描述:SWITCH DIL 1/2 PITCH SMD 8 WAY
MCHDS-08-T 制造商:SPC Multicomp 功能描述:SWITCH DIL 1/2 PITCH SMD 8WAY 制造商:SPC Multicomp 功能描述:SWITCH, 8 WAY, SPST, FLUSH 制造商:SPC Multicomp 功能描述:SWITCH, 8 WAY, SPST, FLUSH; Switch Type:DIP; Contact Configuration:SPST-CO; No. of Switch Positions:8; Actuator Style:Top; Pitch Spacing:1.27mm; Contact Current DC Max:25mA; Switch Mounting:SMD; SVHC:No SVHC (19-Dec-2012); Contact ;RoHS Compliant: Yes 制造商:SPC Multicomp 功能描述:SWITCH, 8 WAY, SPST, FLUSH; Switch Type:DIP; Contact Configuration:SPST-CO; No. of Switch Positions:8; Actuator Style:Top; Pitch Spacing:1.27mm; Contact Current DC Max:25mA; Switch Mounting:SMD; Contact Plating:Gold Plated over ;RoHS Compliant: Yes
MCHFHPE01BK 功能描述:汽車連接器 MCH FML HOLDER CONN. RoHS:否 制造商:Amphenol SINE Systems 產(chǎn)品:Contacts 系列:ATP 位置數(shù)量: 型式:Female 安裝風(fēng)格: 端接類型: 觸點電鍍:Nickel