
MCF52235 ColdFire Microcontroller, Rev. 3
Freescale Semiconductor
2
Table of Contents
1
MCF52235 Family Configurations . . . . . . . . . . . . . . . . . . . . . .3
1.1
Block Diagram. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .3
1.2
Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .4
1.3
Package Pinouts . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .13
1.4
Reset Signals . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .21
1.5
PLL and Clock Signals . . . . . . . . . . . . . . . . . . . . . . . . .21
1.6
Mode Selection . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .21
1.7
External Interrupt Signals . . . . . . . . . . . . . . . . . . . . . . .21
1.8
Queued Serial Peripheral Interface (QSPI). . . . . . . . . .22
1.9
Fast Ethernet Controller EPHY Signals . . . . . . . . . . . .22
1.10 I
2
C I/O Signals . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .23
1.11 UART Module Signals. . . . . . . . . . . . . . . . . . . . . . . . . .23
1.12 DMA Timer Signals. . . . . . . . . . . . . . . . . . . . . . . . . . . .23
1.13 ADC Signals . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .24
1.14 General Purpose Timer Signals . . . . . . . . . . . . . . . . . .24
1.15 Pulse Width Modulator Signals. . . . . . . . . . . . . . . . . . .24
1.16 Debug Support Signals. . . . . . . . . . . . . . . . . . . . . . . . .24
1.17 EzPort Signal Descriptions . . . . . . . . . . . . . . . . . . . . . .26
1.18 Power and Ground Pins . . . . . . . . . . . . . . . . . . . . . . . .26
Preliminary Electrical Characteristics. . . . . . . . . . . . . . . . . . .27
2.1
Maximum Ratings . . . . . . . . . . . . . . . . . . . . . . . . . . . . .28
2.2
ESD Protection . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .30
2.3
DC Electrical Specifications . . . . . . . . . . . . . . . . . . . . .31
2.4
Phase Lock Loop Electrical Specifications . . . . . . . . . .32
2.5
General Purpose I/O Timing. . . . . . . . . . . . . . . . . . . . .34
2.6
Reset Timing. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .35
2.7
I
2
C Input/Output Timing Specifications. . . . . . . . . . . . .35
2.8
EPHY Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .37
2.9
Analog-to-Digital Converter (ADC) Parameters . . . . . .37
2.10 DMA Timers Timing Specifications. . . . . . . . . . . . . . . .39
2.11 QSPI Electrical Specifications. . . . . . . . . . . . . . . . . . . .39
2.12 JTAG and Boundary Scan Timing. . . . . . . . . . . . . . . . .40
2.13 Debug AC Timing Specifications. . . . . . . . . . . . . . . . . .42
Mechanical Outline Drawings . . . . . . . . . . . . . . . . . . . . . . . . .43
3.1
80-pin LQFP Package. . . . . . . . . . . . . . . . . . . . . . . . . .43
3.2
112-pin LQFP Package. . . . . . . . . . . . . . . . . . . . . . . . .44
3.3
121 MAPBGA Package. . . . . . . . . . . . . . . . . . . . . . . . .47
Revision History . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .49
List of Figures
Figure 1.MCF52235 Block Diagram . . . . . . . . . . . . . . . . . . . . . . 4
Figure 2.80-pin LQFP Pin Assignments . . . . . . . . . . . . . . . . . . 13
Figure 3.112-pin LQFP Pin Assignments . . . . . . . . . . . . . . . . . 14
Figure 4.121 MAPBGA Pin Assignments . . . . . . . . . . . . . . . . . 15
Figure 5.Suggested Connection Scheme for Power and Ground 27
Figure 6.GPIO Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 34
Figure 7.RSTI and Configuration Override Timing . . . . . . . . . . 35
Figure 8.I
2
C Input/Output Timings . . . . . . . . . . . . . . . . . . . . . . 36
Figure 9.EPHY Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 37
2
3
4
Figure 10.Equivalent Circuit for A/D Loading. . . . . . . . . . . . . . . 39
Figure 11.QSPI Timing. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 40
Figure 12.Test Clock Input Timing . . . . . . . . . . . . . . . . . . . . . . . 41
Figure 13.Boundary Scan (JTAG) Timing . . . . . . . . . . . . . . . . . 41
Figure 14.Test Access Port Timing . . . . . . . . . . . . . . . . . . . . . . 41
Figure 15.TRST Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 41
Figure 16.Real-Time Trace AC Timing. . . . . . . . . . . . . . . . . . . . 42
Figure 17.BDM Serial Port AC Timing . . . . . . . . . . . . . . . . . . . . 42
List of Tables
Table 1. MCF52235 Family Configurations . . . . . . . . . . . . . . . . . 3
Table 2. Part Number Summary . . . . . . . . . . . . . . . . . . . . . . . . 13
Table 3. Pin Functions by Primary and Alternate Purpose . . . . 16
Table 4. Reset Signals . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 21
Table 5. PLL and Clock Signals . . . . . . . . . . . . . . . . . . . . . . . . 21
Table 6. Mode Selection Signals. . . . . . . . . . . . . . . . . . . . . . . . 21
Table 7. External Interrupt Signals . . . . . . . . . . . . . . . . . . . . . . 21
Table 8. Queued Serial Peripheral Interface (QSPI) Signals. . . 22
Table 9. Fast Ethernet Controller (FEC) Signals. . . . . . . . . . . . 22
Table 10.I
2
C I/O Signals. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 23
Table 11.UART Module Signals . . . . . . . . . . . . . . . . . . . . . . . . . 23
Table 12.DMA Timer Signals . . . . . . . . . . . . . . . . . . . . . . . . . . . 23
Table 13.ADC Signals . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 24
Table 14.GPT Signals . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 24
Table 15.PWM Signals. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 24
Table 16.Debug Support Signals . . . . . . . . . . . . . . . . . . . . . . . . 24
Table 17.EzPort Signal Descriptions . . . . . . . . . . . . . . . . . . . . . 26
Table 18.Power and Ground Pins. . . . . . . . . . . . . . . . . . . . . . . . 26
Table 19.Absolute Maximum Ratings, . . . . . . . . . . . . . . . . . . . 28
Table 20.Thermal Characteristics. . . . . . . . . . . . . . . . . . . . . . . . 28
Table 21.ESD Protection Characteristics, . . . . . . . . . . . . . . . . . 30
Table 22.DC Electrical Specifications . . . . . . . . . . . . . . . . . . . . 31
Table 23.Active Current Consumption Specifications. . . . . . . . . 32
Table 24.Current Consumption Specifications
in Low-Power Modes . . . . . . . . . . . . . . . . . . . . . . . . . . 32
Table 25.PLL Electrical Specifications . . . . . . . . . . . . . . . . . . . . 32
Table 26.GPIO Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 34
Table 27.Reset and Configuration Override Timing . . . . . . . . . . 35
Table 28.I
2
C Input Timing Specifications between
I2C_SCL and I2C_SDA. . . . . . . . . . . . . . . . . . . . . . . . 35
Table 29. I
2
C Output Timing Specifications between
I2C_SCL and I2C_SDA. . . . . . . . . . . . . . . . . . . . . . . . 36
Table 30.EPHY Timing. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 37
Table 31.ADC Parameters . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 37
Table 32.Timer Module AC Timing Specifications . . . . . . . . . . . 39
Table 33.QSPI Modules AC Timing Specifications. . . . . . . . . . . 39
Table 34.JTAG and Boundary Scan Timing . . . . . . . . . . . . . . . . 40
Table 35.Debug AC Timing Specification. . . . . . . . . . . . . . . . . . 42
Table 36.Revision History. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 49