
NXP Semiconductors
PNX15xx/952x Series
Volume 1 of 1
Connected Media Processor
PNX15XX_PNX952X_SER_N_4
NXP B.V. 2007. All rights reserved.
Product data sheet
Rev. 4.0 — 03 December 2007
-x
Introduction. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 580
MBS Block Level Diagram . . . . . . . . . . . . . . . . . 582 Data Flow . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 582
Task Control . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 585
Register Table . . . . . . . . . . . . . . . . . . . . . . . . . . . 595
Introduction. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 617
Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 617
Architecture . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 618
Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 618
Host Interface . . . . . . . . . . . . . . . . . . . . . . . . . . . . 618
Color Expand. . . . . . . . . . . . . . . . . . . . . . . . . . . . . 618
Rotator . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 619
Source FIFO . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 619
Pattern FIFO . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 619
Destination FIFO. . . . . . . . . . . . . . . . . . . . . . . . . . 619
Write Datapath . . . . . . . . . . . . . . . . . . . . . . . . . . . 619
Source State . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 619
Destination State . . . . . . . . . . . . . . . . . . . . . . . . . 619
Address Stepper . . . . . . . . . . . . . . . . . . . . . . . . . . 619
Bit BLT Engine . . . . . . . . . . . . . . . . . . . . . . . . . . . 620
Vector Engine . . . . . . . . . . . . . . . . . . . . . . . . . . . . 620
Memory Interface . . . . . . . . . . . . . . . . . . . . . . . . . 620
Byte Masking . . . . . . . . . . . . . . . . . . . . . . . . . . . . 620 Patterns. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 622
Transparency . . . . . . . . . . . . . . . . . . . . . . . . . . . . 622
Block Writes . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 622
Operation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 622
Mono Expand. . . . . . . . . . . . . . . . . . . . . . . . . . . . 625
PatRam . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 628
Register Descriptions . . . . . . . . . . . . . . . . . . . 629
Register Summary . . . . . . . . . . . . . . . . . . . . . . . 630 Register Tables . . . . . . . . . . . . . . . . . . . . . . . . . . 631 Introduction. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 649
Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 649
Operation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 651
VLD DMA Macroblock Header Current Write
Address (VLD_MBH_ADR)654
VLD DMA Macroblock Header Current Write
Count654
VLD DMA Run-Level Current Write Address
(VLD_RL_ADR)655
VLD DMA Run-Level Current Write Count . . . 655 VLD Operation . . . . . . . . . . . . . . . . . . . . . . . . . . . 657
VLD Input . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 658
VLD Output. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 658
Error Handling . . . . . . . . . . . . . . . . . . . . . . . . . . . 661
RL Overflow . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 662
Flush . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 662