List of Figures
MC68HC08AS32
—
Rev. 3.0
Advance Information
MOTOROLA
List of Figures
21
L
G
R
Figure
Title
Page
13-1
13-2
COP Block Diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .170
COP Control Register (COPCTL). . . . . . . . . . . . . . . . . . . .173
14-1
14-2
14-3
IRQ Block Diagram. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .176
IRQ Interrupt Flowchart . . . . . . . . . . . . . . . . . . . . . . . . . . .178
IRQ Status and Control Register (ISCR) . . . . . . . . . . . . . .181
15-1
15-2
15-3
15-4
15-5
15-6
15-7
15-8
15-9
15-10
15-11
15-12
15-13
15-14
15-15
15-16
15-17
15-18
Port A Data Register (PTA) . . . . . . . . . . . . . . . . . . . . . . . .185
Data Direction Register A (DDRA) . . . . . . . . . . . . . . . . . . .186
Port A I/O Circuit . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .186
Port B Data Register (PTB) . . . . . . . . . . . . . . . . . . . . . . . .188
Data Direction Register B (DDRB) . . . . . . . . . . . . . . . . . . .189
Port B I/O Circuit . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .189
Port C Data Register (PTC) . . . . . . . . . . . . . . . . . . . . . . . .191
Data Direction Register C (DDRC). . . . . . . . . . . . . . . . . . .192
Port C I/O Circuit . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .193
Port D Data Register (PTD) . . . . . . . . . . . . . . . . . . . . . . . .194
Data Direction Register D (DDRD). . . . . . . . . . . . . . . . . . .195
Port D I/O Circuit . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .196
Port E Data Register (PTE) . . . . . . . . . . . . . . . . . . . . . . . .197
Data Direction Register E (DDRE) . . . . . . . . . . . . . . . . . . .199
Port E I/O Circuit . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .200
Data Direction Register F (DDRF) . . . . . . . . . . . . . . . . . . .201
Data Direction Register F (DDRF) . . . . . . . . . . . . . . . . . . .202
Port F I/O Circuit. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .202
16-1
16-2
16-3
16-4
16-5
16-6
TIM Block Diagram. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .207
PWM Period and Pulse Width . . . . . . . . . . . . . . . . . . . . . .213
TIM Status and Control Register (TSC) . . . . . . . . . . . . . . .222
TIM Counter Registers (TCNTH and TCNTL) . . . . . . . . . .224
TIM Counter Modulo Registers (TMODH and TMODL) . . .225
TIM Channel Status
and Control Registers (TSC0–TSC5) . . . . . . . . . . . . . .226