Index
142
Index
C
C bit . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
39case outlines . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
12, 140CCF bit . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
120, 122central processor unit . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
27ceramic resonator circuit . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
16CH[2:0] bits . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
. 124computer operating properly watchdog . . . . . . . . . . . . . . . . . . . . . .
79COP . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
79COP register (COPR) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
52, 81COP watchdog
COP in halt mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
82COP in stop mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
82COP in wait mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
. . 83COP register (COPR) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
. 81features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
. . . 79operation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
. . 80timeout period . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
. 80COP watchdog reset . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
52, 80–81COPC bit . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
. 52, 81,
83CPU . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
27–
28block diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
29control unit . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
28,
30features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
28instruction set summary . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
42instruction types . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
37instructions set . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
34opcode map . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
48registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
30CPU registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
24, 34,
37,
41,
56accumulator (A) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
34,
37index register (X) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
34–
37program counter (PC) . . . . . . . . . . . . . . . . . . . . . . . .
36,
39,
50,
56stack pointer (SP) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
24F
re
e
sc
a
le
S
e
m
ic
o
n
d
u
c
to
r,
I
Freescale Semiconductor, Inc.
For More Information On This Product,
Go to: www.freescale.com
n
c
..
.