參數(shù)資料
型號(hào): MB91F361GAPFVS
元件分類: 微控制器/微處理器
英文描述: 32-BIT, FLASH, 64 MHz, RISC MICROCONTROLLER, PQFP208
封裝: PLASTIC, HQFP-208
文件頁(yè)數(shù): 102/204頁(yè)
文件大?。?/td> 2373K
代理商: MB91F361GAPFVS
第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)當(dāng)前第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)第121頁(yè)第122頁(yè)第123頁(yè)第124頁(yè)第125頁(yè)第126頁(yè)第127頁(yè)第128頁(yè)第129頁(yè)第130頁(yè)第131頁(yè)第132頁(yè)第133頁(yè)第134頁(yè)第135頁(yè)第136頁(yè)第137頁(yè)第138頁(yè)第139頁(yè)第140頁(yè)第141頁(yè)第142頁(yè)第143頁(yè)第144頁(yè)第145頁(yè)第146頁(yè)第147頁(yè)第148頁(yè)第149頁(yè)第150頁(yè)第151頁(yè)第152頁(yè)第153頁(yè)第154頁(yè)第155頁(yè)第156頁(yè)第157頁(yè)第158頁(yè)第159頁(yè)第160頁(yè)第161頁(yè)第162頁(yè)第163頁(yè)第164頁(yè)第165頁(yè)第166頁(yè)第167頁(yè)第168頁(yè)第169頁(yè)第170頁(yè)第171頁(yè)第172頁(yè)第173頁(yè)第174頁(yè)第175頁(yè)第176頁(yè)第177頁(yè)第178頁(yè)第179頁(yè)第180頁(yè)第181頁(yè)第182頁(yè)第183頁(yè)第184頁(yè)第185頁(yè)第186頁(yè)第187頁(yè)第188頁(yè)第189頁(yè)第190頁(yè)第191頁(yè)第192頁(yè)第193頁(yè)第194頁(yè)第195頁(yè)第196頁(yè)第197頁(yè)第198頁(yè)第199頁(yè)第200頁(yè)第201頁(yè)第202頁(yè)第203頁(yè)第204頁(yè)
MB91360G Series
190
Bit manipulation arithmetic instructions (8 instructions)
*1: Assembler generates BANDL if result of logical operation “u8&0x0F” leaves an active (set) bit and generates
BANDH if “u8&0xF0” leaves an active bit. Depending on the value in the “u8” format, both BANDL and BANDH
may be generated.
*2: Assembler generates BORL if result of logical operation “u8&0x0F” leaves an active (set) bit and generates
BORH if “u8&0xF0” leaves an active bit.
*3: Assembler generates BEORL if result of logical operation “u8&0x0F” leaves an active (set) bit and generates
BEORH if “u8&0xF0” leaves an active bit.
Add/subtract operation instructions (10 instructions)
*1: DIVOS, DIV1
× 32, DIV2, DIV3 and DIV4S are generated. A total instruction code length of 72 bytes.
*2: DIVOU and DIV1
× 32 are generated. A total instruction code length of 66 bytes.
Mnemonic
Type
OP
Cycle N Z V C
Operation
Remarks
BANDL
#u4, @Ri
(u4: 0 to 0FH)
BANDH
#u4, @Ri
(u4: 0 to 0FH)
* BAND
#u8, @Ri
*1
C
80
81
1 + 2a
––––
(Ri) & = (F0H + u4)
(Ri) & = ((u4<<4) + 0FH)
(Ri) & = u8
Manipulate lower 4 bits
Manipulate upper 4 bits
BORL
#u4, @Ri
(u4: 0 to 0FH)
BORH
#u4, @Ri
(u4: 0 to 0FH)
* BOR
#u8, @Ri
*2
C
90
91
1 + 2a
––––
(Ri) | = u4
(Ri) | = (u4<<4)
(Ri) | = u8
Manipulate lower 4 bits
Manipulate upper 4 bits
BEORL
#u4, @Ri
(u4: 0 to 0FH)
BEORH
#u4, @Ri
(u4: 0 to 0FH)
* BEOR
#u8, @Ri
*3
C
98
99
1 + 2a
––––
(Ri) ^ = u4
(Ri) ^ = (u4<<4)
(Ri) ^ = u8
Manipulate lower 4 bits
Manipulate upper 4 bits
BTSTL
#u4, @Ri
(u4: 0 to 0FH)
BTSTH
#u4, @Ri
(u4: 0 to 0FH)
C
88
89
2 + a
0C– –
CC – –
(Ri) & u4
(Ri) & (u4<<4)
Test lower 4 bits
Test upper 4 bits
Mnemonic
Type
OP
Cycle N Z V C
Operation
Remarks
MUL
Rj, Ri
MULU
Rj, Ri
MULH
Rj, Ri
MULUH
Rj, Ri
A
AF
AB
BF
BB
5
3
CCC –
CC – –
Rj
× Ri → MDH, MDL
Rj
× Ri → MDH, MDL
Rj
× Ri → MDL
Rj
× Ri → MDL
32-bit
× 32-bit = 64-bit
Unsigned
16-bit
× 16-bit = 32-bit
Unsigned
DIVOS
Ri
DIVOU
Ri
DIV1
Ri
DIV2
Ri
DIV3
DIV4S
* DIV
Ri
*1
* DIVU
Ri
*2
E
97 – 4
97 – 5
97 – 6
97 – 7
9F – 6
9F – 7
1
d
1
––––
–C–C
––––
–C–C
MDL/Ri
→ MDL,
MDL%Ri
→ MDH
MDL/Ri
→ MDL,
MDL%Ri
→ MDH
Step calculation
32-bit/32-bit = 32-bit
Unsigned
相關(guān)PDF資料
PDF描述
MB91F361G 32-BIT, MROM, 64 MHz, MICROCONTROLLER, PQFP208
MB91F368GA 32-BIT, FLASH, 64 MHz, RISC MICROCONTROLLER, PQFP120
MB91F465KAPMT-GSE2 32-BIT, FLASH, 80 MHz, RISC MICROCONTROLLER, PQFP120
MB91F467DBPFVS-GSE2 32-BIT, FLASH, 96 MHz, RISC MICROCONTROLLER, PQFP208
MB91F467DBPVS-GSE2 32-BIT, FLASH, 96 MHz, RISC MICROCONTROLLER, PQFP208
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
MB91F362GAPFVS 制造商:FUJITSU 制造商全稱:Fujitsu Component Limited. 功能描述:32-bit RISC Microcontroller
MB91F362GAPFVS-G-N2E1 功能描述:IC MCU 32BIT 512KB FLASH 制造商:cypress semiconductor corp 系列:FR MB91360G 零件狀態(tài):在售 核心處理器:FR50 RISC 核心尺寸:32-位 速度:64MHz 連接性:CAN,I2C,串行輸入/輸出,UART/USART 外設(shè):DMA,POR,PWM,WDT I/O 數(shù):160 程序存儲(chǔ)容量:512KB(512K x 8) 程序存儲(chǔ)器類型:閃存 EEPROM 容量:- RAM 容量:20K x 8 電壓 - 電源(Vcc/Vdd):4.25 V ~ 5.25 V 數(shù)據(jù)轉(zhuǎn)換器:A/D 8x10b,D/A 2x10b 振蕩器類型:外部 工作溫度:-40°C ~ 85°C(TA) 標(biāo)準(zhǔn)包裝:24
MB91F362GAPVSR-GE1 制造商:FUJITSU 功能描述:
MB91F362GB 制造商:FUJITSU 制造商全稱:Fujitsu Component Limited. 功能描述:32-bit RISC Microcontroller
MB91F362GBPFVS 制造商:FUJITSU 制造商全稱:Fujitsu Component Limited. 功能描述:32-bit RISC Microcontroller