參數(shù)資料
型號(hào): M38869MCA-XXXHP
元件分類: 微控制器/微處理器
英文描述: 8-BIT, MROM, 10 MHz, MICROCONTROLLER, PQFP80
封裝: 12 X 12 MM, PLASTIC, LQFP-80
文件頁(yè)數(shù): 68/379頁(yè)
文件大小: 4123K
代理商: M38869MCA-XXXHP
第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)當(dāng)前第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)第121頁(yè)第122頁(yè)第123頁(yè)第124頁(yè)第125頁(yè)第126頁(yè)第127頁(yè)第128頁(yè)第129頁(yè)第130頁(yè)第131頁(yè)第132頁(yè)第133頁(yè)第134頁(yè)第135頁(yè)第136頁(yè)第137頁(yè)第138頁(yè)第139頁(yè)第140頁(yè)第141頁(yè)第142頁(yè)第143頁(yè)第144頁(yè)第145頁(yè)第146頁(yè)第147頁(yè)第148頁(yè)第149頁(yè)第150頁(yè)第151頁(yè)第152頁(yè)第153頁(yè)第154頁(yè)第155頁(yè)第156頁(yè)第157頁(yè)第158頁(yè)第159頁(yè)第160頁(yè)第161頁(yè)第162頁(yè)第163頁(yè)第164頁(yè)第165頁(yè)第166頁(yè)第167頁(yè)第168頁(yè)第169頁(yè)第170頁(yè)第171頁(yè)第172頁(yè)第173頁(yè)第174頁(yè)第175頁(yè)第176頁(yè)第177頁(yè)第178頁(yè)第179頁(yè)第180頁(yè)第181頁(yè)第182頁(yè)第183頁(yè)第184頁(yè)第185頁(yè)第186頁(yè)第187頁(yè)第188頁(yè)第189頁(yè)第190頁(yè)第191頁(yè)第192頁(yè)第193頁(yè)第194頁(yè)第195頁(yè)第196頁(yè)第197頁(yè)第198頁(yè)第199頁(yè)第200頁(yè)第201頁(yè)第202頁(yè)第203頁(yè)第204頁(yè)第205頁(yè)第206頁(yè)第207頁(yè)第208頁(yè)第209頁(yè)第210頁(yè)第211頁(yè)第212頁(yè)第213頁(yè)第214頁(yè)第215頁(yè)第216頁(yè)第217頁(yè)第218頁(yè)第219頁(yè)第220頁(yè)第221頁(yè)第222頁(yè)第223頁(yè)第224頁(yè)第225頁(yè)第226頁(yè)第227頁(yè)第228頁(yè)第229頁(yè)第230頁(yè)第231頁(yè)第232頁(yè)第233頁(yè)第234頁(yè)第235頁(yè)第236頁(yè)第237頁(yè)第238頁(yè)第239頁(yè)第240頁(yè)第241頁(yè)第242頁(yè)第243頁(yè)第244頁(yè)第245頁(yè)第246頁(yè)第247頁(yè)第248頁(yè)第249頁(yè)第250頁(yè)第251頁(yè)第252頁(yè)第253頁(yè)第254頁(yè)第255頁(yè)第256頁(yè)第257頁(yè)第258頁(yè)第259頁(yè)第260頁(yè)第261頁(yè)第262頁(yè)第263頁(yè)第264頁(yè)第265頁(yè)第266頁(yè)第267頁(yè)第268頁(yè)第269頁(yè)第270頁(yè)第271頁(yè)第272頁(yè)第273頁(yè)第274頁(yè)第275頁(yè)第276頁(yè)第277頁(yè)第278頁(yè)第279頁(yè)第280頁(yè)第281頁(yè)第282頁(yè)第283頁(yè)第284頁(yè)第285頁(yè)第286頁(yè)第287頁(yè)第288頁(yè)第289頁(yè)第290頁(yè)第291頁(yè)第292頁(yè)第293頁(yè)第294頁(yè)第295頁(yè)第296頁(yè)第297頁(yè)第298頁(yè)第299頁(yè)第300頁(yè)第301頁(yè)第302頁(yè)第303頁(yè)第304頁(yè)第305頁(yè)第306頁(yè)第307頁(yè)第308頁(yè)第309頁(yè)第310頁(yè)第311頁(yè)第312頁(yè)第313頁(yè)第314頁(yè)第315頁(yè)第316頁(yè)第317頁(yè)第318頁(yè)第319頁(yè)第320頁(yè)第321頁(yè)第322頁(yè)第323頁(yè)第324頁(yè)第325頁(yè)第326頁(yè)第327頁(yè)第328頁(yè)第329頁(yè)第330頁(yè)第331頁(yè)第332頁(yè)第333頁(yè)第334頁(yè)第335頁(yè)第336頁(yè)第337頁(yè)第338頁(yè)第339頁(yè)第340頁(yè)第341頁(yè)第342頁(yè)第343頁(yè)第344頁(yè)第345頁(yè)第346頁(yè)第347頁(yè)第348頁(yè)第349頁(yè)第350頁(yè)第351頁(yè)第352頁(yè)第353頁(yè)第354頁(yè)第355頁(yè)第356頁(yè)第357頁(yè)第358頁(yè)第359頁(yè)第360頁(yè)第361頁(yè)第362頁(yè)第363頁(yè)第364頁(yè)第365頁(yè)第366頁(yè)第367頁(yè)第368頁(yè)第369頁(yè)第370頁(yè)第371頁(yè)第372頁(yè)第373頁(yè)第374頁(yè)第375頁(yè)第376頁(yè)第377頁(yè)第378頁(yè)第379頁(yè)
vi
3886 Group User’s Manual
List of figures
Fig. 46 STOP condition detecting timing diagram ................................................................... 1-50
Fig. 47 Structure of I2C START/STOP condition control register ......................................... 1-52
Fig. 48 Address data communication format ............................................................................ 1-52
Fig. 49 Structure of AD/DA control register ............................................................................. 1-55
Fig. 50 Structure of 10-bit A-D mode reading ......................................................................... 1-55
Fig. 51 Block diagram of A-D converter ................................................................................... 1-56
Fig. 52 Block diagram of D-A converter ................................................................................... 1-57
Fig. 53 Equivalent connection circuit of D-A converter (DA1) ............................................... 1-57
Fig. 54 Comparator circuit .......................................................................................................... 1-58
Fig. 55 Block diagram of Watchdog timer ................................................................................ 1-59
Fig. 56 Structure of Watchdog timer control register ............................................................. 1-59
Fig. 57 Reset circuit example .................................................................................................... 1-60
Fig. 58 Reset sequence .............................................................................................................. 1-60
Fig. 59 Internal status at reset .................................................................................................. 1-61
Fig. 60 Ceramic resonator circuit .............................................................................................. 1-62
Fig. 61 External clock input circuit ............................................................................................ 1-62
Fig. 62 System clock generating circuit block diagram (Single-chip mode) ........................ 1-63
Fig. 63 State transitions of system clock ................................................................................. 1-64
Fig. 64 Memory maps in various processor modes ................................................................ 1-65
Fig. 65 Structure of CPU mode register ................................................................................... 1-65
Fig. 66 ONW function timing ...................................................................................................... 1-66
Fig. 67 Programming and testing of One Time PROM version ............................................ 1-67
Fig. 68 Pin connection of M38869FFAHP/GP when operating in parallel input/output mode ... 1-70
Fig. 69 Read timing ..................................................................................................................... 1-71
Fig. 70 Timings during reading .................................................................................................. 1-72
Fig. 71 Input/output timings during programming (Verify data is output at the same timing as
for read.) ......................................................................................................................... 1-73
Fig. 72 Input/output timings during erasing (verify data is output at the same timing as for
read.) ............................................................................................................................... 1-74
Fig. 73 Programming/Erasing algorithm flow chart ................................................................. 1-76
Fig. 74 Pin connection of M38869FFAHP/GP when operating in serial I/O mode ............ 1-78
Fig. 75 Timings during reading .................................................................................................. 1-80
Fig. 76 Timings during programming ......................................................................................... 1-81
Fig. 77 Timings during program verify ...................................................................................... 1-81
Fig. 78 Timings at erasing .......................................................................................................... 1-82
Fig. 79 Timings during erase verify ........................................................................................... 1-82
Fig. 80 Timings at error checking .............................................................................................. 1-83
Fig. 81 Flash memory control register bit configuration ......................................................... 1-85
Fig. 82 Flash command register bit configuration ................................................................... 1-86
Fig. 83 CPU mode register bit configuration in CPU rewriting mode .................................. 1-86
Fig. 84 Flowchart of program/erase operation at CPU reprogramming mode .................... 1-88
Fig. 85 A-D conversion equivalent circuit ................................................................................. 1-92
Fig. 86 A-D conversion timing chart .......................................................................................... 1-92
CHAPTER 2 APPLICATION
Fig. 2.1.1 Memory map of registers relevant to I/O port ......................................................... 2-2
Fig. 2.1.2 Structure of Port Pi (i = 0 to 8) ................................................................................. 2-3
Fig. 2.1.3 Structure of Port Pi direction register (i = 0 to 8) .................................................. 2-3
Fig. 2.1.4 Structure of Port control register 1 ............................................................................ 2-4
Fig. 2.1.5 Structure of Port control register 2 ............................................................................ 2-4
Fig. 2.2.1 Memory map of registers relevant to interrupt ........................................................ 2-8
相關(guān)PDF資料
PDF描述
M38867E8A-XXXHP 8-BIT, OTPROM, 10 MHz, MICROCONTROLLER, PQFP80
M38869FFAHP 8-BIT, FLASH, 10 MHz, MICROCONTROLLER, PQFP80
M38867E8AFS 8-BIT, UVPROM, 10 MHz, MICROCONTROLLER, CQCC80
M38881E2GP 8-BIT, OTPROM, 12.5 MHz, MICROCONTROLLER, PQFP64
M38881E2FP 8-BIT, OTPROM, 12.5 MHz, MICROCONTROLLER, PQFP64
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
M38869MC-XXXHP 制造商:RENESAS 制造商全稱:Renesas Technology Corp 功能描述:SINGLE-CHIP 8-BIT CMOS MICROCOMPUTER
M38869MD-XXXHP 制造商:RENESAS 制造商全稱:Renesas Technology Corp 功能描述:SINGLE-CHIP 8-BIT CMOS MICROCOMPUTER
M38869ME-XXXHP 制造商:RENESAS 制造商全稱:Renesas Technology Corp 功能描述:SINGLE-CHIP 8-BIT CMOS MICROCOMPUTER
M38869MFA 制造商:MITSUBISHI 制造商全稱:Mitsubishi Electric Semiconductor 功能描述:SINGLE-CHIP 8-BIT CMOS MICROCOMPUTER
M38869MFA-XXXGP 制造商:MITSUBISHI 制造商全稱:Mitsubishi Electric Semiconductor 功能描述:SINGLE-CHIP 8-BIT CMOS MICROCOMPUTER