參數(shù)資料
型號: M3819
廠商: Mitsubishi Electric Corporation
英文描述: 8-Bit Single Chip Microcomputer(8位單片微控制器)
中文描述: 8位單片機(8位單片微控制器)
文件頁數(shù): 12/217頁
文件大?。?/td> 2564K
代理商: M3819
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁當前第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁
3819 Group USER’S MANUAL
Table of contents
viii
Fig. 2.9.8 Structure of Interrupt control register 1 ......................................................................... 158
Fig. 2.9.9 Structure of Interrupt control register 2 ......................................................................... 159
Fig. 2.9.10 Connection diagram [Status transition upon a power failure]................................... 160
Fig. 2.9.11 Status transition diagram upon a power failure.......................................................... 160
Fig. 2.9.12 Setting of related registers [Status transition upon a power failure] ....................... 161
Fig. 2.9.13 Control procedure [Status transition upon a power failure] ...................................... 162
Fig. 2.9.14 Connection diagram [Counting without clock errors during a power failure].......... 163
Fig. 2.9.15 Timing chart of counting without clock errors during a power failure ..................... 163
Fig. 2.9.16 Structure of a clock counter .......................................................................................... 164
Fig. 2.9.17 Setting of related registers (1)
[Counting without clock errors during a power failure] ...........
165
Fig. 2.9.18 Setting of related registers (2)
[Counting without clock errors during a power failure] ...........
166
Fig. 2.9.19 Control procedure (1) [Counting without clock errors during a power failure]....... 167
Fig. 2.9.20 Control procedure (2) [Counting without clock errors during a power failure]....... 168
Fig. 3.1.1 Structure of interrupt control register 2.......................................................................... 170
Fig. 3.2.1 Wiring for the RESET pin ................................................................................................ 174
Fig. 3.2.2 Wiring for clock I/O pins .................................................................................................. 175
Fig. 3.2.3 Wiring for the V
PP
pin of the One Time PROM and the EPROM version ............... 175
Fig. 3.2.4 Bypass capacitor across the V
SS
line and the V
CC
line ............................................. 175
Fig. 3.2.5 Analog signal line and a resistor and a capacitor ....................................................... 176
Fig. 3.2.6 Wiring for a large current signal line ............................................................................. 176
Fig. 3.2.7 Wiring to a signal line where potential levels change frequently .............................. 176
Fig. 3.2.8 Setup for I/O ports ............................................................................................................ 177
Fig. 3.2.9 Watchdog timer by software ............................................................................................ 177
Fig. 3.3.1 Structure of Port Pi direction register ............................................................................ 179
Fig. 3.3.2 Structure of Port P2 direction register ........................................................................... 179
Fig. 3.3.3 Structure of Serial I/O automatic transfer data pointer ............................................... 180
Fig. 3.3.4 Structure of Serial I/O 1 control register ....................................................................... 180
Fig. 3.3.5 Structure of Serial I/O automatic transfer control register .......................................... 181
Fig. 3.3.6 Structure of Serial I/O automatic transfer interval register ......................................... 181
Fig. 3.3.7 Structure of Serial I/O 2 control register ....................................................................... 182
Fig. 3.3.8 Structure of Serial I/O 3 control register ....................................................................... 182
Fig. 3.3.9 Structure of Timer 12 mode register .............................................................................. 183
Fig. 3.3.10 Structure of Timer 34 mode register ............................................................................ 183
Fig. 3.3.11 Structure of Timer 56 mode register ............................................................................ 184
Fig. 3.3.12 Structure of AD/DA control register.............................................................................. 185
Fig. 3.3.13 Structure of Interrupt interval determination register ................................................. 186
Fig. 3.3.14 Structure of Interrupt interval determination control register .................................... 186
Fig. 3.3.15 Structure of Port P0 segment/digit switch register..................................................... 187
Fig. 3.3.16 Structure of Port P2 digit/port switch register............................................................. 187
Fig. 3.3.17 Structure of Port P8 segment/port switch register ..................................................... 188
Fig. 3.3.18 Structure of Port PA segment/port switch register ..................................................... 188
Fig. 3.3.19 Structure of FLDC mode register 1 .............................................................................. 189
Fig. 3.3.20 Structure of FLDC mode register 2 .............................................................................. 190
Fig. 3.3.21 Structure of FLD data pointer ....................................................................................... 191
Fig. 3.3.22 Structure of FLD data pointer reload register............................................................. 191
Fig. 3.3.23 Structure of Zero cross detection control register...................................................... 192
Fig. 3.3.24 Structure of Interrupt edge selection register ............................................................. 192
Fig. 3.3.25 Structure of CPU mode register.................................................................................... 193
Fig. 3.3.26 Structure of Interrupt request register 1 ...................................................................... 193
Fig. 3.3.27 Structure of Interrupt request register 2 ...................................................................... 194
Fig. 3.3.28 Structure of Interrupt control register 1 ....................................................................... 194
Fig. 3.3.29 Structure of Interrupt control register 2 ....................................................................... 195
相關(guān)PDF資料
PDF描述
M381L5623MTM-CA2 DDR SDRAM Unbuffered Module
M381L5623MTM-CB0 DDR SDRAM Unbuffered Module
M381L5623MTM-CB3 DDR SDRAM Unbuffered Module
M381L5623MTN DDR SDRAM Unbuffered Module
M38207M8-051 1 watt dc-dc converters
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
M38197MA127F 制造商:Panasonic Industrial Company 功能描述:IC
M38197MA131F 制造商:Panasonic Industrial Company 功能描述:IC
M38197MA137F 制造商:Panasonic Industrial Company 功能描述:IC
M38197MA161F 制造商:Panasonic Industrial Company 功能描述:IC
M38197MA181F 制造商:Panasonic Industrial Company 功能描述:IC