參數(shù)資料
型號(hào): LSI53C1020
英文描述: LSI53C1020 PCI-X to Ultra320 SCSI Controller technical manual v2.0 6/02
中文描述: LSI53C1020 PCI - X到Ultra320 SCSI控制器的技術(shù)手冊(cè)2.0 6月2日
文件頁(yè)數(shù): 83/166頁(yè)
文件大?。?/td> 1330K
代理商: LSI53C1020
第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)當(dāng)前第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)第121頁(yè)第122頁(yè)第123頁(yè)第124頁(yè)第125頁(yè)第126頁(yè)第127頁(yè)第128頁(yè)第129頁(yè)第130頁(yè)第131頁(yè)第132頁(yè)第133頁(yè)第134頁(yè)第135頁(yè)第136頁(yè)第137頁(yè)第138頁(yè)第139頁(yè)第140頁(yè)第141頁(yè)第142頁(yè)第143頁(yè)第144頁(yè)第145頁(yè)第146頁(yè)第147頁(yè)第148頁(yè)第149頁(yè)第150頁(yè)第151頁(yè)第152頁(yè)第153頁(yè)第154頁(yè)第155頁(yè)第156頁(yè)第157頁(yè)第158頁(yè)第159頁(yè)第160頁(yè)第161頁(yè)第162頁(yè)第163頁(yè)第164頁(yè)第165頁(yè)第166頁(yè)
SAF-TE Module
3-35
Initiator Operations during a Code Load
Firmware uploads require that the Initiator issue a sequence of Mode 4
Write Buffer commands. As specified in the SAF-TE and SCSI-2
specifications, Write Buffer command CDBs use bytes 3–5 for the write
address and bytes 6–8 for the transfer length, where the Most Significant
Byte (MSB) is presented first.
The SAF-TE firmware requires that the MSB of the transfer length, that
is, Byte 6, will always be 0. If this byte is not zero, the CDB will result in
a check condition indicating an invalid field in the CDB.
Table 3.11
background_code_load operation
cl_byte_count value
background_code_load
operation
CLBC_UPDATE_STRUCTURE
(0)
Set up TWS bus, set bytes 0 and 1 of
code_buffer
, call
tws_memory_write
to
update the EEPROM. If write is
successful, set
cl_status
to
CLS_SUCCESS
; else set
cl_status
to
CLS_FAILURE_NVM
.
CLBC_REBOOT (1)
Turn off interrupts, set timer, and delay
until a soft reset occurs.
Any value > 1
Validate write address. If invalid, set
cl_status
to
CLS_FAILURE_ADDRESS
.
Validate image checksum. If invalid, set
cl_status
to
CLS_FAILURE_CHECKSUM
.
Decrement the byte count pointer
because any data transferred as part of a
firmware update must have a checksum
as the last byte. This byte is not part of
the firmware.
Update
cl_addr
with the starting address
of the inactive image number.
Set up TWS bus and call
tws_memory_write.
If write is successful,
set
cl_status
to
CLS_SUCCESS
;
else set
cl_status
to
CLS_FAILURE_NVM
.
相關(guān)PDF資料
PDF描述
LSI53C1030 LSI53C1030 PCI-X to Dual Channel Ultra320 SCSI Multifunction Controller technical manual v2.0 5/02
LSI53C120 LSI53C120 Ultra SCSI Bus Expander technical manual v1.0 8/01
LSI53C140 LSI53C140 Ultra2 SCSI Bus Expander technical manual v2.1 9/01
LSI53C141 LSI53C141 SCSI Bus Expander technical manual v2.1 11/00
LSI53C1510 LSI53C1510 I2O-Ready PCI RAID Ultra2 SCSI Controller technical manual v2.2 4/01
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
LSI53C1020A384BGALEADFREE 制造商:LSI Corporation 功能描述:
LSI53C1030 制造商:未知廠家 制造商全稱(chēng):未知廠家 功能描述:LSI53C1030 PCI-X to Dual Channel Ultra320 SCSI Multifunction Controller technical manual v2.0 5/02
LSI53C1030-456BGA(C0) 制造商:LSI Corporation 功能描述:
LSI53C1030-E1 制造商:LSI Corporation 功能描述:
LSI53C120 制造商:未知廠家 制造商全稱(chēng):未知廠家 功能描述:LSI53C120 Ultra SCSI Bus Expander technical manual v1.0 8/01