Specifications ispLSI 5128VE 9 Figure 8. Boundary Scan Waveforms and Timing Specifications TMS TDI TCK TDO Data to be captured Data to be drive" />
參數(shù)資料
型號(hào): ISPLSI 5128VE-125LT128
廠商: Lattice Semiconductor Corporation
文件頁(yè)數(shù): 21/21頁(yè)
文件大?。?/td> 0K
描述: IC PLD ISP 96I/O 7.5NS 128TQFP
標(biāo)準(zhǔn)包裝: 90
系列: ispLSI® 5000VE
可編程類(lèi)型: 系統(tǒng)內(nèi)可編程
最大延遲時(shí)間 tpd(1): 7.5ns
電壓電源 - 內(nèi)部: 3 V ~ 3.6 V
邏輯元件/邏輯塊數(shù)目: 4
宏單元數(shù): 128
門(mén)數(shù): 6000
輸入/輸出數(shù): 96
工作溫度: 0°C ~ 70°C
安裝類(lèi)型: 表面貼裝
封裝/外殼: 128-LQFP
供應(yīng)商設(shè)備封裝: 128-TQFP(14x14)
包裝: 托盤(pán)
其它名稱(chēng): ISPLSI5128VE-125LT128
Specifications ispLSI 5128VE
9
Figure 8. Boundary Scan Waveforms and Timing Specifications
TMS
TDI
TCK
TDO
Data to be
captured
Data to be
driven out
Valid Data
Data Captured
btsu
T
bth
T
btcl
T
btch
T
btcp
T
btvo
T
btco
T
btoz
T
btcpsu
T
btcph
T
btuov
T
btuco
T
btuoz
T
SYMBOL
PARAMETER
MIN
MAX
UNITS
tbtcp
TCK [BSCAN test] clock pulse width
125
ns
tbtch
TCK [BSCAN test] pulse width high
62.5
ns
tbtcl
TCK [BSCAN test] pulse width low
62.5
ns
tbtsu
TCK [BSCAN test] setup time
25
ns
tbth
TCK [BSCAN test] hold time
25
ns
trf
TCK [BSCAN test] rise and fall time
50
mV/ns
tbtco
TAP controller falling edge of clock to valid output
–25
ns
tbtoz
TAP controller falling edge of clock to data output disable
–25
ns
tbtvo
TAP controller falling edge of clock to data output enable
–25
ns
tbtcpsu
BSCAN test Capture register setup time
25
ns
tbtcph
BSCAN test Capture register hold time
25
ns
tbtuco
BSCAN test Update reg, falling edge of clock to valid output
–50
ns
tbtuoz
BSCAN test Update reg, falling edge of clock to output disable
–50
ns
tbtuov
BSCAN test Update reg, falling edge of clock to output enable
–50
ns
相關(guān)PDF資料
PDF描述
LC4128V-75T128E IC PLD 128MC 92I/O 7.5NS 128TQFP
LC4128V-75TN128E IC CPLD 128MACROCELLS 128TQFP
ISPLSI 2064E-135LT100 IC PLD ISP 64I/O 7.2NS 100TQFP
LNK354GN IC OFFLINE SWIT OCP HV 8SMD
LC4256ZC-75T100I IC PLD 256MC 64I/O 7.5NS 100TQFP
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
ISPLSI5128VE-125LT128 功能描述:CPLD - 復(fù)雜可編程邏輯器件 RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類(lèi)型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
ISPLSI5128VE-125LT128I 功能描述:CPLD - 復(fù)雜可編程邏輯器件 RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類(lèi)型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
ISPLSI5128VE-180LT128 功能描述:CPLD - 復(fù)雜可編程邏輯器件 RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類(lèi)型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
ISPLSI5128VE-180LTN128 制造商:Lattice Semiconductor 功能描述:CPLD ispLSI? 5000VE Family 6K Gates 128 Macro Cells 180MHz 3.3V 128-Pin TQFP
ISPLSI5128VE-80LT128I 功能描述:CPLD - 復(fù)雜可編程邏輯器件 RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類(lèi)型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100