參數(shù)資料
型號: ICS950202YFT
廠商: INTEGRATED DEVICE TECHNOLOGY INC
元件分類: 時鐘產(chǎn)生/分配
英文描述: 200 MHz, PROC SPECIFIC CLOCK GENERATOR, PDSO48
封裝: 0.300 INCH, MO-118, SSOP-48
文件頁數(shù): 17/20頁
文件大小: 223K
代理商: ICS950202YFT
6
Integrated
Circuit
Systems, Inc.
ICS950202
0461M—02/10/06
Byte 1: Output Control Register
(1 = enable, 0 = disable)
Byte 3: Output Control Register
(1 = enable, 0 = disable)
Byte 2: Output Control Register
(1 = enable, 0 = disable)
Byte 4: Output Control Register
(1 = enable, 0 = disable)
t
i
B#
n
i
PD
W
Pn
o
i
t
p
i
r
c
s
e
D
7
ti
B9
3
,
0
41
2
C
/
T
U
P
C
6
ti
B3
4
,
4
41
1
C
/
T
U
P
C
5
ti
B6
4
,
7
41
0
C
/
T
U
P
C
4
ti
B-
X
k
c
a
b
d
a
e
R
4
S
F
3
ti
B-
X
k
c
a
b
d
a
e
R
3
S
F
2
ti
B-
X
k
c
a
b
d
a
e
R
2
S
F
1
ti
B-
X
k
c
a
b
d
a
e
R
1
S
F
0
ti
B-
X
k
c
a
b
d
a
e
R
0
S
F
t
i
B#
n
i
PD
W
Pn
o
i
t
p
i
r
c
s
e
D
7
ti
B-
X
d
e
v
r
e
s
e
R
6
ti
B-
X
d
e
v
r
e
s
e
R
5
ti
B0
21
1
_
6
V
3
4
ti
B1
31
K
L
C
_
H
C
V
/
0
_
6
V
3
ti
B-
X
d
e
v
r
e
s
e
R
2
ti
B-
X
d
e
v
r
e
s
e
R
1
ti
B2
21
3
_
6
V
3
0
ti
B1
21
2
_
6
V
3
t
i
B#
n
i
PD
W
Pn
o
i
t
p
i
r
c
s
e
D
7
ti
B-
X
)
k
c
a
b
d
a
e
R
(
L
E
S
T
L
U
M
6
ti
B7
11
6
_
K
L
C
I
C
P
5
ti
B6
11
5
_
K
L
C
I
C
P
4
ti
B5
11
4
_
K
L
C
I
C
P
3
ti
B2
11
3
_
K
L
C
I
C
P
2
ti
B1
11
2
_
K
L
C
I
C
P
1
ti
B0
11
1
_
K
L
C
I
C
P
0
ti
B9
1
0
_
K
L
C
I
C
P
Notes:
1. PWD = Power on Default
2. For disabled clocks, they stop low for single ended clocks. Differential CPU clocks stop with CPUCLKT at
high, CPUCLKC off, and external resistor termination will bring CPUCLKC low.
Bit
Pin#
PWD
Description
Bit7
34
1
48MHZ_DOT
Bit6
35
1
48MHz_USB
Bit5
-
1
Reset gear shift detect 1 = Enable, 0 = Disable
Bit4
-
X
Reserved
Bit3
31
0
3V66_0/VCH_CLK, (default) = 66.66MHz, 1=48MHz
Bit2
-
X
Reserved
Bit1
6
1
PCICLK8
Bit0
5
1
PCICLK7
相關(guān)PDF資料
PDF描述
ICS950208YFLFT 200.4 MHz, PROC SPECIFIC CLOCK GENERATOR, PDSO48
ICS950211YF-T 205 MHz, PROC SPECIFIC CLOCK GENERATOR, PDSO56
ICS950211YFLF-T 205 MHz, PROC SPECIFIC CLOCK GENERATOR, PDSO56
ICS950218YFT 200.4 MHz, PROC SPECIFIC CLOCK GENERATOR, PDSO48
ICS950219YFLF-T 200.4 MHz, PROC SPECIFIC CLOCK GENERATOR, PDSO48
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
ICS950208 制造商:ICS 制造商全稱:ICS 功能描述:Programmable Timing Control Hub for P4
ICS950211 制造商:ICS 制造商全稱:ICS 功能描述:Programmable Timing Control Hub for P4
ICS950211BF 功能描述:IC TIMING CTRL HUB P4 56-SSOP RoHS:否 類別:集成電路 (IC) >> 時鐘/計時 - 專用 系列:TCH™ 標(biāo)準(zhǔn)包裝:28 系列:- 類型:時鐘/頻率發(fā)生器 PLL:是 主要目的:Intel CPU 服務(wù)器 輸入:時鐘 輸出:LVCMOS 電路數(shù):1 比率 - 輸入:輸出:3:22 差分 - 輸入:輸出:無/是 頻率 - 最大:400MHz 電源電壓:3.135 V ~ 3.465 V 工作溫度:0°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:64-TFSOP (0.240",6.10mm 寬) 供應(yīng)商設(shè)備封裝:64-TSSOP 包裝:管件
ICS950211BFLF 功能描述:IC TIMING CTRL HUB P4 56-SSOP RoHS:是 類別:集成電路 (IC) >> 時鐘/計時 - 專用 系列:TCH™ 標(biāo)準(zhǔn)包裝:28 系列:- 類型:時鐘/頻率發(fā)生器 PLL:是 主要目的:Intel CPU 服務(wù)器 輸入:時鐘 輸出:LVCMOS 電路數(shù):1 比率 - 輸入:輸出:3:22 差分 - 輸入:輸出:無/是 頻率 - 最大:400MHz 電源電壓:3.135 V ~ 3.465 V 工作溫度:0°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:64-TFSOP (0.240",6.10mm 寬) 供應(yīng)商設(shè)備封裝:64-TSSOP 包裝:管件
ICS950211BFLFT 功能描述:IC TIMING CTRL HUB P4 56-SSOP RoHS:是 類別:集成電路 (IC) >> 時鐘/計時 - 專用 系列:TCH™ 標(biāo)準(zhǔn)包裝:28 系列:- 類型:時鐘/頻率發(fā)生器 PLL:是 主要目的:Intel CPU 服務(wù)器 輸入:時鐘 輸出:LVCMOS 電路數(shù):1 比率 - 輸入:輸出:3:22 差分 - 輸入:輸出:無/是 頻率 - 最大:400MHz 電源電壓:3.135 V ~ 3.465 V 工作溫度:0°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:64-TFSOP (0.240",6.10mm 寬) 供應(yīng)商設(shè)備封裝:64-TSSOP 包裝:管件