參數(shù)資料
型號(hào): EPM7064AETC100-10N
廠商: Altera
文件頁數(shù): 48/64頁
文件大?。?/td> 0K
描述: IC MAX 7000 CPLD 64 100-TQFP
產(chǎn)品變化通告: Bond Wire Change 4/Sept/2008
標(biāo)準(zhǔn)包裝: 270
系列: MAX® 7000A
可編程類型: 系統(tǒng)內(nèi)可編程
最大延遲時(shí)間 tpd(1): 10.0ns
電壓電源 - 內(nèi)部: 3 V ~ 3.6 V
邏輯元件/邏輯塊數(shù)目: 4
宏單元數(shù): 64
門數(shù): 1250
輸入/輸出數(shù): 68
工作溫度: 0°C ~ 70°C
安裝類型: 表面貼裝
封裝/外殼: 100-TQFP
供應(yīng)商設(shè)備封裝: 100-TQFP(14x14)
包裝: 托盤
產(chǎn)品目錄頁面: 604 (CN2011-ZH PDF)
其它名稱: 544-2007
EPM7064AETC100-10N-ND
52
Altera Corporation
MAX 7000A Programmable Logic Device Data Sheet
Table 29. EPM7256A External Timing Parameters
Symbol
Parameter
Conditions
Speed Grade
Unit
-6
-7
-10
-12
Min
Max
Min
Max
Min
Max
Min
Max
tPD1
Input to non-registered
output
C1 = 35 pF
6.0
7.5
10.0
12.0
ns
tPD2
I/O input to non-
registered output
C1 = 35 pF
6.0
7.5
10.0
12.0
ns
tSU
Global clock setup time
3.7
4.6
6.2
7.4
ns
tH
Global clock hold time
0.0
ns
tFSU
Global clock setup time
of fast input
2.5
3.0
ns
tFH
Global clock hold time of
fast input
0.0
ns
tCO1
Global clock to output
delay
C1 = 35 pF
1.0
3.3
1.0
4.2
1.0
5.5
1.0
6.6
ns
tCH
Global clock high time
3.0
4.0
ns
tCL
Global clock low time
3.0
4.0
ns
tASU
Array clock setup time
0.8
1.0
1.4
1.6
ns
tAH
Array clock hold time
1.9
2.7
4.0
5.1
ns
tACO1
Array clock to output
delay
C1 = 35 pF
1.0
6.2
1.0
7.8
1.0
10.3
1.0
12.4
ns
tACH
Array clock high time
3.0
4.0
ns
tACL
Array clock low time
3.0
4.0
ns
tCPPW
Minimum pulse width for
clear and preset
3.0
4.0
ns
tCNT
Minimum global clock
period
6.4
8.0
10.7
12.8
ns
fCNT
Maximum internal global
clock frequency
156.3
125.0
93.5
78.1
MHz
tACNT
Minimum array clock
period
6.4
8.0
10.7
12.8
ns
fACNT
Maximum internal array
clock frequency
156.3
125.0
93.5
78.1
MHz
相關(guān)PDF資料
PDF描述
TIM106K015P0Y CAP TANT 10UF 15V 10% RADIAL
VE-B1F-CY-F1 CONVERTER MOD DC/DC 72V 50W
NCP1015ST100T3G IC OFFLINE SWIT SMPS CM SOT223
EPM7064STC100-10N IC MAX 7000 CPLD 64 100-TQFP
MIC2583-LYQS IC CTRLR HOT SWAP 150MV 16-QSOP
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
EPM7064AETC100-4 功能描述:CPLD - 復(fù)雜可編程邏輯器件 CPLD - MAX 7000 64 Macro 68 IOs RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
EPM7064AETC100-4N 功能描述:CPLD - 復(fù)雜可編程邏輯器件 CPLD - MAX 7000 64 Macro 68 IOs RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
EPM7064AETC100-5 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Electrically-Erasable Complex PLD
EPM7064AETC1007 制造商:Altera Corporation 功能描述:
EPM7064AETC100-7 功能描述:CPLD - 復(fù)雜可編程邏輯器件 CPLD - MAX 7000 64 Macro 68 IOs RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100