參數資料
型號: EPM7032LC44-15
廠商: Altera Corporation
英文描述: Programmable Logic Device Family
中文描述: 可編程邏輯器件系列
文件頁數: 39/62頁
文件大?。?/td> 1158K
代理商: EPM7032LC44-15
Altera Corporation
39
MAX 7000 Programmable Logic Device Family Data Sheet
t
AH
t
ACO1
t
ACH
t
ACL
t
CPPW
Array clock hold time
1.8
2.1
2.0
3.0
ns
Array clock to output delay
C1 = 35 pF
5.4
6.7
7.5
10.0
ns
Array clock high time
2.5
2.5
3.0
4.0
ns
Array clock low time
2.5
2.5
3.0
4.0
ns
Minimum pulse width for clear
and preset
(2)
2.5
2.5
3.0
4.0
ns
t
ODH
Output data hold time after
clock
C1 = 35 pF
(3)
1.0
1.0
1.0
1.0
ns
t
CNT
f
CNT
Minimum global clock period
5.7
7.1
8.0
10.0
ns
Maximum internal global clock
frequency
(4)
175.4
140.8
125.0
100.0
MHz
t
ACNT
f
ACNT
Minimum array clock period
5.7
7.1
8.0
10.0
ns
Maximum internal array clock
frequency
(4)
175.4
140.8
125.0
100.0
MHz
f
MAX
Maximum clock frequency
(5)
250.0
200.0
166.7
125.0
MHz
Table 27. EPM7064S Internal Timing Parameters (Part 1 of 2)
Note (1)
Symbol
Parameter
Conditions
Speed Grade
Unit
-5
-6
-7
-10
Min
Max
Min
Max
Min
Max
Min
Max
t
IN
t
IO
t
FIN
t
SEXP
t
PEXP
t
LAD
t
LAC
t
IOE
t
OD1
t
OD2
t
OD3
t
ZX1
t
ZX2
t
ZX3
t
XZ
t
SU
Input pad and buffer delay
0.2
0.2
0.5
0.5
ns
I/O input pad and buffer delay
0.2
0.2
0.5
0.5
ns
Fast input delay
2.2
2.6
1.0
1.0
ns
Shared expander delay
3.1
3.8
4.0
5.0
ns
Parallel expander delay
0.9
1.1
0.8
0.8
ns
Logic array delay
2.6
3.2
3.0
5.0
ns
Logic control array delay
2.5
3.2
3.0
5.0
ns
Internal output enable delay
0.7
0.8
2.0
2.0
ns
Output buffer and pad delay
C1 = 35 pF
0.2
0.3
2.0
1.5
ns
Output buffer and pad delay
C1 = 35 pF
(6)
0.7
0.8
2.5
2.0
ns
Output buffer and pad delay
C1 = 35 pF
5.2
5.3
7.0
5.5
ns
Output buffer enable delay
C1 = 35 pF
4.0
4.0
4.0
5.0
ns
Output buffer enable delay
C1 = 35 pF
(6)
4.5
4.5
4.5
5.5
ns
Output buffer enable delay
C1 = 35 pF
9.0
9.0
9.0
9.0
ns
Output buffer disable delay
C1 = 5 pF
4.0
4.0
4.0
5.0
ns
Register setup time
0.8
1.0
3.0
2.0
ns
Table 26. EPM7064S External Timing Parameters (Part 2 of 2)
Note (1)
Symbol
Parameter
Conditions
Speed Grade
Unit
-5
-6
-7
-10
Min Max Min Max Min Max Min Max
相關PDF資料
PDF描述
EPM7064B Programmable Logic Device
EPM7128A Programmable Logic Device
EPM7256A Programmable Logic Device
EPM7032AE Programmable Logic Device
EPM7064AE Programmable Logic Device
相關代理商/技術參數
參數描述
EPM7032LC44-15T 功能描述:IC MAX 7000 CPLD 32 44-PLCC RoHS:否 類別:集成電路 (IC) >> 嵌入式 - CPLD(復雜可編程邏輯器件) 系列:MAX® 7000 標準包裝:24 系列:CoolRunner II 可編程類型:系統(tǒng)內可編程 最大延遲時間 tpd(1):7.1ns 電壓電源 - 內部:1.7 V ~ 1.9 V 邏輯元件/邏輯塊數目:24 宏單元數:384 門數:9000 輸入/輸出數:173 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:208-BFQFP 供應商設備封裝:208-PQFP(28x28) 包裝:托盤
EPM7032LC44-2 制造商:Altera Corporation 功能描述:
EPM7032LC44-3 制造商:Altera Corporation 功能描述:
EPM7032LC446 制造商:ALTERA 功能描述:*
EPM7032LC44-6 功能描述:IC MAX 7000 CPLD 32 44-PLCC RoHS:否 類別:集成電路 (IC) >> 嵌入式 - CPLD(復雜可編程邏輯器件) 系列:MAX® 7000 標準包裝:24 系列:CoolRunner II 可編程類型:系統(tǒng)內可編程 最大延遲時間 tpd(1):7.1ns 電壓電源 - 內部:1.7 V ~ 1.9 V 邏輯元件/邏輯塊數目:24 宏單元數:384 門數:9000 輸入/輸出數:173 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:208-BFQFP 供應商設備封裝:208-PQFP(28x28) 包裝:托盤