參數(shù)資料
型號: EP20K400E
廠商: Altera Corporation
英文描述: Programmable Logic Device Family
中文描述: 可編程邏輯器件系列
文件頁數(shù): 99/117頁
文件大小: 570K
代理商: EP20K400E
Altera Corporation
99
APEX 20K Programmable Logic Device Family Data Sheet
Table 82. EP20K300E Minimum Pulse Width Timing Parameters
Symbol
-1
-2
-3
Unit
Min
Max
Min
Max
Min
Max
t
CH
t
CL
t
CLRP
t
PREP
t
ESBCH
t
ESBCL
t
ESBWP
t
ESBRP
1.25
1.25
0.19
0.19
1.25
1.25
1.25
1.01
1.43
1.43
0.26
0.26
1.43
1.43
1.71
1.38
1.67
1.67
0.35
0.35
1.67
1.67
2.28
1.84
ns
ns
ns
ns
ns
ns
ns
ns
Table 83. EP20K300E External Timing Parameters
Symbol
-1
-2
-3
Unit
Min
Max
Min
Max
Min
Max
t
INSU
t
INH
t
OUTCO
t
INSUPLL
t
INHPLL
t
OUTCOPLL
2.31
0.00
2.00
1.76
0.00
0.50
2.44
0.00
2.00
1.85
0.00
0.50
2.57
0.00
2.00
-
-
-
ns
ns
ns
ns
ns
ns
5.29
5.82
6.24
2.65
2.95
-
Table 84. EP20K300E External Bidirectional Timing Parameters
Symbol
-1
-2
-3
Unit
Min
Max
Min
Max
Min
Max
t
INSUBIDIR
t
INHBIDIR
t
OUTCOBIDIR
t
XZBIDIR
t
ZXBIDIR
t
INSUBIDIRPLL
t
INHBIDIRPLL
t
OUTCOBIDIRPLL
t
XZBIDIRPLL
t
ZXBIDIRPLL
2.77
0.00
2.00
2.85
0.00
2.00
3.11
0.00
2.00
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
5.29
7.59
7.59
5.82
8.30
8.30
6.24
9.09
9.09
2.50
0.00
0.50
2.76
0.00
0.50
-
-
-
2.65
5.00
5.00
2.95
5.43
5.43
-
-
-
相關(guān)PDF資料
PDF描述
EP20K600E Programmable Logic Device Family
EP20K60E Programmable Logic Device Family
EP220 Classic EPLDs
EP220-10 Classic EPLDs
EP220-10A Classic EPLDs
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
EP20K400EBC652-1 功能描述:FPGA - 現(xiàn)場可編程門陣列 CPLD - APEX 20K 1664 Macros 488 IO RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
EP20K400EBC652-1ES 制造商:未知廠家 制造商全稱:未知廠家 功能描述:FPGA
EP20K400EBC652-1N 功能描述:FPGA - 現(xiàn)場可編程門陣列 CPLD - APEX 20K 1664 Macros 488 IO RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
EP20K400EBC652-1X 功能描述:FPGA - 現(xiàn)場可編程門陣列 CPLD - APEX 20K 1664 Macros 488 IO RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
EP20K400EBC652-2 功能描述:FPGA - 現(xiàn)場可編程門陣列 CPLD - APEX 20K 1664 Macros 488 IO RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256