參數(shù)資料
型號: DS26518GN
廠商: MAXIM INTEGRATED PRODUCTS INC
元件分類: 數(shù)字傳輸電路
英文描述: 8-Port T1/E1/J1 Transceiver
中文描述: DATACOM, FRAMER, PBGA256
封裝: 17 X 17 MM, 1 MM, PITCH, TECSBGA-256
文件頁數(shù): 2/286頁
文件大?。?/td> 1539K
代理商: DS26518GN
第1頁當(dāng)前第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁第258頁第259頁第260頁第261頁第262頁第263頁第264頁第265頁第266頁第267頁第268頁第269頁第270頁第271頁第272頁第273頁第274頁第275頁第276頁第277頁第278頁第279頁第280頁第281頁第282頁第283頁第284頁第285頁第286頁
DS26518 8-Port T1/E1/J1 Transceiver
2 of 286
TABLE OF CONTENTS
1.
DETAILED DESCRIPTION.................................................................................................9
2.
FEATURE HIGHLIGHTS..................................................................................................10
G
ENERAL
......................................................................................................................................10
L
INE
I
NTERFACE
............................................................................................................................10
C
LOCK
S
YNTHESIZERS
..................................................................................................................10
J
ITTER
A
TTENUATOR
.....................................................................................................................10
F
RAMER
/F
ORMATTER
....................................................................................................................11
S
YSTEM
I
NTERFACE
......................................................................................................................11
HDCL C
ONTROLLERS
...................................................................................................................12
T
EST AND
D
IAGNOSTICS
................................................................................................................12
M
ICROCONTROLLER
P
ARALLEL
P
ORT
.............................................................................................12
2.10
S
LAVE
S
ERIAL
P
ERIPHERAL
I
NTERFACE
(SPI) F
EATURES
............................................................12
3.
APPLICATIONS ...............................................................................................................13
2.1
2.2
2.3
2.4
2.5
2.6
2.7
2.8
2.9
4.
SPECIFICATIONS COMPLIANCE...................................................................................14
5.
ACRONYMS AND GLOSSARY .......................................................................................16
6.
MAJOR OPERATING MODES.........................................................................................17
7.
BLOCK DIAGRAMS.........................................................................................................18
8.
PIN DESCRIPTIONS........................................................................................................20
P
IN
F
UNCTIONAL
D
ESCRIPTION
......................................................................................................20
FUNCTIONAL DESCRIPTION .........................................................................................28
P
ROCESSOR
I
NTERFACE
................................................................................................................28
9.1.1
SPI Serial Port Mode............................................................................................................................ 28
9.1.2
SPI Functional Timing Diagrams ......................................................................................................... 28
9.2
C
LOCK
S
TRUCTURE
.......................................................................................................................31
9.2.1
Backplane Clock Generation ............................................................................................................... 31
9.2.2
CLKO Output Clock Generation........................................................................................................... 32
9.3
R
ESETS AND
P
OWER
-D
OWN
M
ODES
..............................................................................................33
9.4
I
NITIALIZATION AND
C
ONFIGURATION
..............................................................................................34
9.4.1
Example Device Initialization and Sequence....................................................................................... 34
9.5
G
LOBAL
R
ESOURCES
....................................................................................................................34
9.6
P
ER
-P
ORT
R
ESOURCES
................................................................................................................34
9.7
D
EVICE
I
NTERRUPTS
.....................................................................................................................34
9.8
S
YSTEM
B
ACKPLANE
I
NTERFACE
...................................................................................................36
9.8.1
Elastic Stores....................................................................................................................................... 36
9.8.2
IBO Multiplexing................................................................................................................................... 39
9.8.3
H.100 (CT Bus) Compatibility .............................................................................................................. 45
9.8.4
Transmit and Receive Channel Blocking Registers............................................................................. 47
9.8.5
Transmit Fractional Support (Gapped Clock Mode)............................................................................ 47
9.8.6
Receive Fractional Support (Gapped Clock Mode)............................................................................. 47
9.9
F
RAMERS
......................................................................................................................................48
9.9.1
T1 Framing........................................................................................................................................... 48
9.9.2
E1 Framing........................................................................................................................................... 51
9.9.3
T1 Transmit Synchronizer.................................................................................................................... 53
9.9.4
Signaling .............................................................................................................................................. 54
9.9.5
T1 Data Link......................................................................................................................................... 59
9.9.6
E1 Data Link......................................................................................................................................... 61
9.9.7
Maintenance and Alarms ..................................................................................................................... 62
8.1
9.
9.1
相關(guān)PDF資料
PDF描述
DS26519 16-Port T1/E1/J1 Transceiver
DS26519G 16-Port T1/E1/J1 Transceiver
DS26519GN 16-Port T1/E1/J1 Transceiver
DS26522 Dual T1/E1/J1 Transceiver
DS26522G Dual T1/E1/J1 Transceiver
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
DS26518GN+ 功能描述:網(wǎng)絡(luò)控制器與處理器 IC 8-Port E1/T1/J1 Transceiver RoHS:否 制造商:Micrel 產(chǎn)品:Controller Area Network (CAN) 收發(fā)器數(shù)量: 數(shù)據(jù)速率: 電源電流(最大值):595 mA 最大工作溫度:+ 85 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:PBGA-400 封裝:Tray
DS26518GNA2+ 功能描述:網(wǎng)絡(luò)控制器與處理器 IC RoHS:否 制造商:Micrel 產(chǎn)品:Controller Area Network (CAN) 收發(fā)器數(shù)量: 數(shù)據(jù)速率: 電源電流(最大值):595 mA 最大工作溫度:+ 85 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:PBGA-400 封裝:Tray
DS26518GNB1 功能描述:網(wǎng)絡(luò)控制器與處理器 IC 8-Port E1/T1/J1 Transceiver RoHS:否 制造商:Micrel 產(chǎn)品:Controller Area Network (CAN) 收發(fā)器數(shù)量: 數(shù)據(jù)速率: 電源電流(最大值):595 mA 最大工作溫度:+ 85 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:PBGA-400 封裝:Tray
DS26518GNB1+ 功能描述:網(wǎng)絡(luò)控制器與處理器 IC 8-Port E1/T1/J1 Transceiver RoHS:否 制造商:Micrel 產(chǎn)品:Controller Area Network (CAN) 收發(fā)器數(shù)量: 數(shù)據(jù)速率: 電源電流(最大值):595 mA 最大工作溫度:+ 85 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:PBGA-400 封裝:Tray
DS26518NB1+ 功能描述:IC TXRX T1/E1/J1 8PORT 256-CSBGA RoHS:是 類別:集成電路 (IC) >> 接口 - 驅(qū)動器,接收器,收發(fā)器 系列:- 產(chǎn)品培訓(xùn)模塊:Lead (SnPb) Finish for COTS Obsolescence Mitigation Program 標(biāo)準(zhǔn)包裝:25 系列:- 類型:收發(fā)器 驅(qū)動器/接收器數(shù):2/2 規(guī)程:RS232 電源電壓:4.5 V ~ 5.5 V 安裝類型:通孔 封裝/外殼:16-DIP(0.300",7.62mm) 供應(yīng)商設(shè)備封裝:16-PDIP 包裝:管件