參數(shù)資料
型號: DS2155
英文描述: T1/E1/J1 Single-Chip Transceiver TDM/UTOPIA II Interface
中文描述: T1/E1/J1單芯片收發(fā)器
文件頁數(shù): 187/262頁
文件大?。?/td> 1515K
代理商: DS2155
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁當(dāng)前第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁第258頁第259頁第260頁第261頁第262頁
DS2156
187 of 262
Register Name:
Register Description:
Register Address:
Bit #
Name
Default
Bits 0 to 7/Receive Correctable HEC Counter (RCHC0 to RCHC7)
Note that write access to the receive PMON-counter latch-enable register latches all receive PMON-counter values
into temporary latch registers and clears the internal count values. This register holds the number of correctable
HEC-errored cells received since last latching. Note that this count corresponds to cells received when cell
delineation is in SYNC. A correctable HEC-errored cell is a cell with a single-bit error, provided single-bit HEC-
error correction is enabled through U_RCR1.1 and the receiver mode of operation is in correction mode.
Correctable HEC count value is unaffected if HEC-error correction is disabled.
Register Name:
U_RUHEC1
Register Description:
UTOPIA Receive Uncorrectable HEC Counter Register 1
Register Address:
64h
Bit #
7
6
5
4
Name
RUHC11 RUHC10 RUHC9
Default
0
0
0
0
Bits 0 to 3/Receive Uncorrectable HEC Counter (RUHC8 to RUHC11)
Bits 4 to 7/Unused
Register Name:
U_RUHEC2
Register Description:
UTOPIA Receive Uncorrectable HEC Counter Register 2
Register Address:
65h
Bit #
7
6
5
4
Name
RUHC7
RUHC6
RUHC5
RUHC4
RUHC3 RUHC2
Default
0
0
0
0
Bits 0 to 7/Receive Uncorrectable HEC Counter (RUHC0 to RUHC7)
The U_RUHEC1 and U_RUHEC2 registers count the number of uncorrectable HEC-errored cells received since
last latching. Note that this count corresponds to cells received when cell delineation is in SYNC. For every SYNC-
to-HUNT transition of the cell delineation state machine, the “Correctable + Uncorrectable” error-count value
increases by 6 instead of 7. For every SYNC-to-HUNT transition, if HEC correction is enabled, the correctable
HEC count increases by 1 and the uncorrectable HEC count increases by 5. If HEC correction is disabled,
correctable HEC count is not affected and uncorrectable HEC count increases by 6. Note that cell delineation goes
to HUNT state upon the reception of the 7th consecutive HEC pattern. Receive PMON counters are not updated
when cell delineation is out of SYNC state. Note that write access to the receive PMON-counter latch-enable
register latches internal receive PMON-counter values and clears them once they are latched.
U_RCHEC
UTOPIA Receive Correctable HEC Counter Register
63h
7
6
5
4
3
2
1
0
RCHC7
0
RCHC6
0
RCHC5
0
RCHC4
0
RCHC3
0
RCHC2
0
RCHC1
0
RCHC0
0
3
2
1
0
RUHC8
0
0
0
0
3
2
1
0
RUHC1
0
RUHC0
0
0
0
相關(guān)PDF資料
PDF描述
DS2156 T1/E1/J1 Single-Chip Transceiver TDM/UTOPIA II Interface
DS2156L T1/E1/J1 Single-Chip Transceiver TDM/UTOPIA II Interface
DS2156LN T1/E1/J1 Single-Chip Transceiver TDM/UTOPIA II Interface
DS2182 T1 Line Monitor
DS2182A T1 Line Monitor
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
DS2155_06 制造商:DALLAS 制造商全稱:Dallas Semiconductor 功能描述:T1/E1/J1 Single-Chip Transceiver
DS21552 制造商:Maxim Integrated Products 功能描述:
DS21552G 功能描述:IC TXRX T1 1-CHIP 5V 100-BGA RoHS:否 類別:集成電路 (IC) >> 接口 - 電信 系列:- 產(chǎn)品培訓(xùn)模塊:Lead (SnPb) Finish for COTS 產(chǎn)品變化通告:Product Discontinuation 06/Feb/2012 標(biāo)準(zhǔn)包裝:750 系列:*
DS21552GN 功能描述:IC TXRX T1 1-CHIP 5V 100-BGA RoHS:否 類別:集成電路 (IC) >> 接口 - 電信 系列:- 產(chǎn)品培訓(xùn)模塊:Lead (SnPb) Finish for COTS 產(chǎn)品變化通告:Product Discontinuation 06/Feb/2012 標(biāo)準(zhǔn)包裝:750 系列:*
DS21552L 功能描述:網(wǎng)絡(luò)控制器與處理器 IC 5V T1 Transceiver RoHS:否 制造商:Micrel 產(chǎn)品:Controller Area Network (CAN) 收發(fā)器數(shù)量: 數(shù)據(jù)速率: 電源電流(最大值):595 mA 最大工作溫度:+ 85 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:PBGA-400 封裝:Tray