參數(shù)資料
型號: DS21458
英文描述: Quad T1/E1/J1 Transceivers
中文描述: 四路T1/E1/J1收發(fā)器
文件頁數(shù): 3/270頁
文件大?。?/td> 1652K
代理商: DS21458
第1頁第2頁當前第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁第258頁第259頁第260頁第261頁第262頁第263頁第264頁第265頁第266頁第267頁第268頁第269頁第270頁
DS21455/DS21458 Quad T1/E1/J1 Transceivers
3 of 270
TABLE OF CONTENTS
1.
DESCRIPTION ................................................................................................................................................9
S
TANDARDS
...................................................................................................................... 10
FEATURE HIGHLIGHTS...............................................................................................................................11
G
ENERAL
.......................................................................................................................... 11
L
INE
I
NTERFACE
................................................................................................................ 11
C
LOCK
S
YNTHESIZER
........................................................................................................ 11
J
ITTER
A
TTENUATOR
......................................................................................................... 12
F
RAMER
/F
ORMATTER
........................................................................................................ 12
S
YSTEM
I
NTERFACE
........................................................................................................... 13
HDLC C
ONTROLLERS
....................................................................................................... 13
T
EST AND
D
IAGNOSTICS
.................................................................................................... 13
E
XTENDED
S
YSTEM
I
NFORMATION
B
US
.............................................................................. 14
2.10
C
ONTROL
P
ORT
................................................................................................................ 14
3.
BLOCK DIAGRAM........................................................................................................................................15
4.
DS21455/DS21458 DELTA...........................................................................................................................17
4.1
P
ACKAGE
.......................................................................................................................... 17
4.2
C
ONTROLLER
I
NTERFACE
................................................................................................... 17
4.3
ESIB F
UNCTION
................................................................................................................ 17
4.4
F
RAMER
/LIU I
NTERIM
S
IGNALS
.......................................................................................... 17
5.
PIN FUNCTION DESCRIPTION....................................................................................................................20
5.1
T
RANSMIT
S
IDE
P
INS
......................................................................................................... 20
5.2
R
ECEIVE
S
IDE
P
INS
........................................................................................................... 22
5.3
P
ARALLEL
C
ONTROL
P
ORT
P
INS
........................................................................................ 24
5.4
E
XTENDED
S
YSTEM
I
NFORMATION
B
US
.............................................................................. 26
5.5
JTAG T
EST
A
CCESS
P
ORT
P
INS
........................................................................................ 26
5.6
L
INE
I
NTERFACE
P
INS
........................................................................................................ 27
5.7
S
UPPLY
P
INS
.................................................................................................................... 28
5.8
P
IN
D
ESCRIPTIONS
............................................................................................................ 29
5.9
P
ACKAGES
........................................................................................................................ 39
6.
PARALLEL PORT.........................................................................................................................................41
6.1
R
EGISTER
M
AP
................................................................................................................. 41
7.
SPECIAL PER-CHANNEL REGISTER OPERATION..................................................................................46
8.
PROGRAMMING MODEL.............................................................................................................................48
8.1
P
OWER
-U
P
S
EQUENCE
...................................................................................................... 49
8.1.1
Master Mode Register
........................................................................................................49
8.2
I
NTERRUPT
H
ANDLING
....................................................................................................... 50
8.3
S
TATUS
R
EGISTERS
.......................................................................................................... 50
8.4
I
NFORMATION
R
EGISTERS
.................................................................................................. 51
8.5
I
NTERRUPT
I
NFORMATION
R
EGISTERS
................................................................................ 51
9.
CLOCK MAP .................................................................................................................................................52
10.
T1 FRAMER/FORMATTER CONTROL REGISTERS .................................................................................53
10.1
T1 C
ONTROL
R
EGISTERS
.................................................................................................. 53
10.2
T1 T
RANSMIT
T
RANSPARENCY
........................................................................................... 58
10.3
AIS-CI
AND
RAI-CI G
ENERATION AND
D
ETECTION
............................................................. 59
10.4
T1 R
ECEIVE
-S
IDE
D
IGITAL
-M
ILLIWATT
C
ODE
G
ENERATION
................................................. 60
10.5
T1 I
NFORMATION
R
EGISTER
............................................................................................... 62
11.
E1 FRAMER/FORMATTER CONTROL REGISTERS.................................................................................64
11.1
E1 C
ONTROL
R
EGISTERS
.................................................................................................. 64
11.2
A
UTOMATIC
A
LARM
G
ENERATION
....................................................................................... 68
11.2.1
Auto AIS
...........................................................................................................................68
11.2.2
Auto RAI
...........................................................................................................................68
11.2.3
Auto E-Bit
.........................................................................................................................68
11.2.4
G.706 CRC-4 Interworking
............................................................................................68
11.3
E1 I
NFORMATION
R
EGISTERS
............................................................................................ 69
12.
COMMON CONTROL AND STATUS REGISTERS.....................................................................................71
1.1
2.
2.1
2.2
2.3
2.4
2.5
2.6
2.7
2.8
2.9
相關PDF資料
PDF描述
DS21458N Quad T1/E1/J1 Transceivers
DS2148 5V E1/T1/J1 Line Interface
DS2148G 5V E1/T1/J1 Line Interface
DS2148GN 5V E1/T1/J1 Line Interface
DS2148T 5V E1/T1/J1 Line Interface
相關代理商/技術參數(shù)
參數(shù)描述
DS21458+ 功能描述:網(wǎng)絡控制器與處理器 IC Quad E1-T1-J1 Transceiver RoHS:否 制造商:Micrel 產(chǎn)品:Controller Area Network (CAN) 收發(fā)器數(shù)量: 數(shù)據(jù)速率: 電源電流(最大值):595 mA 最大工作溫度:+ 85 C 安裝風格:SMD/SMT 封裝 / 箱體:PBGA-400 封裝:Tray
DS21458DK 功能描述:網(wǎng)絡開發(fā)工具 DS21458 Dev Kit RoHS:否 制造商:Rabbit Semiconductor 產(chǎn)品:Development Kits 類型:Ethernet to Wi-Fi Bridges 工具用于評估:RCM6600W 數(shù)據(jù)速率:20 Mbps, 40 Mbps 接口類型:802.11 b/g, Ethernet 工作電源電壓:3.3 V
DS21458LDK 功能描述:網(wǎng)絡控制器與處理器 IC RoHS:否 制造商:Micrel 產(chǎn)品:Controller Area Network (CAN) 收發(fā)器數(shù)量: 數(shù)據(jù)速率: 電源電流(最大值):595 mA 最大工作溫度:+ 85 C 安裝風格:SMD/SMT 封裝 / 箱體:PBGA-400 封裝:Tray
DS21458N 功能描述:網(wǎng)絡控制器與處理器 IC Quad E1-T1-J1 Transceiver RoHS:否 制造商:Micrel 產(chǎn)品:Controller Area Network (CAN) 收發(fā)器數(shù)量: 數(shù)據(jù)速率: 電源電流(最大值):595 mA 最大工作溫度:+ 85 C 安裝風格:SMD/SMT 封裝 / 箱體:PBGA-400 封裝:Tray
DS21458N+ 功能描述:網(wǎng)絡控制器與處理器 IC Quad E1-T1-J1 Transceiver RoHS:否 制造商:Micrel 產(chǎn)品:Controller Area Network (CAN) 收發(fā)器數(shù)量: 數(shù)據(jù)速率: 電源電流(最大值):595 mA 最大工作溫度:+ 85 C 安裝風格:SMD/SMT 封裝 / 箱體:PBGA-400 封裝:Tray