參數(shù)資料
型號(hào): DS21455
英文描述: Quad T1/E1/J1 Transceivers
中文描述: 四路T1/E1/J1收發(fā)器
文件頁(yè)數(shù): 4/270頁(yè)
文件大小: 1652K
代理商: DS21455
第1頁(yè)第2頁(yè)第3頁(yè)當(dāng)前第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)第121頁(yè)第122頁(yè)第123頁(yè)第124頁(yè)第125頁(yè)第126頁(yè)第127頁(yè)第128頁(yè)第129頁(yè)第130頁(yè)第131頁(yè)第132頁(yè)第133頁(yè)第134頁(yè)第135頁(yè)第136頁(yè)第137頁(yè)第138頁(yè)第139頁(yè)第140頁(yè)第141頁(yè)第142頁(yè)第143頁(yè)第144頁(yè)第145頁(yè)第146頁(yè)第147頁(yè)第148頁(yè)第149頁(yè)第150頁(yè)第151頁(yè)第152頁(yè)第153頁(yè)第154頁(yè)第155頁(yè)第156頁(yè)第157頁(yè)第158頁(yè)第159頁(yè)第160頁(yè)第161頁(yè)第162頁(yè)第163頁(yè)第164頁(yè)第165頁(yè)第166頁(yè)第167頁(yè)第168頁(yè)第169頁(yè)第170頁(yè)第171頁(yè)第172頁(yè)第173頁(yè)第174頁(yè)第175頁(yè)第176頁(yè)第177頁(yè)第178頁(yè)第179頁(yè)第180頁(yè)第181頁(yè)第182頁(yè)第183頁(yè)第184頁(yè)第185頁(yè)第186頁(yè)第187頁(yè)第188頁(yè)第189頁(yè)第190頁(yè)第191頁(yè)第192頁(yè)第193頁(yè)第194頁(yè)第195頁(yè)第196頁(yè)第197頁(yè)第198頁(yè)第199頁(yè)第200頁(yè)第201頁(yè)第202頁(yè)第203頁(yè)第204頁(yè)第205頁(yè)第206頁(yè)第207頁(yè)第208頁(yè)第209頁(yè)第210頁(yè)第211頁(yè)第212頁(yè)第213頁(yè)第214頁(yè)第215頁(yè)第216頁(yè)第217頁(yè)第218頁(yè)第219頁(yè)第220頁(yè)第221頁(yè)第222頁(yè)第223頁(yè)第224頁(yè)第225頁(yè)第226頁(yè)第227頁(yè)第228頁(yè)第229頁(yè)第230頁(yè)第231頁(yè)第232頁(yè)第233頁(yè)第234頁(yè)第235頁(yè)第236頁(yè)第237頁(yè)第238頁(yè)第239頁(yè)第240頁(yè)第241頁(yè)第242頁(yè)第243頁(yè)第244頁(yè)第245頁(yè)第246頁(yè)第247頁(yè)第248頁(yè)第249頁(yè)第250頁(yè)第251頁(yè)第252頁(yè)第253頁(yè)第254頁(yè)第255頁(yè)第256頁(yè)第257頁(yè)第258頁(yè)第259頁(yè)第260頁(yè)第261頁(yè)第262頁(yè)第263頁(yè)第264頁(yè)第265頁(yè)第266頁(yè)第267頁(yè)第268頁(yè)第269頁(yè)第270頁(yè)
DS21455/DS21458 Quad T1/E1/J1 Transceivers
4 of 270
13.
14.
I/O PIN CONFIGURATION OPTIONS..........................................................................................................78
LOOPBACK CONFIGURATIONS................................................................................................................80
14.1
P
ER
-C
HANNEL
P
AYLOAD
L
OOPBACK
.................................................................................. 83
15.
ERROR COUNT REGISTERS......................................................................................................................85
15.1
L
INE
C
ODE
V
IOLATION
C
OUNT
R
EGISTER
(LCVCR)............................................................ 86
15.1.1
T1 Operation
....................................................................................................................86
15.1.2
E1 Operation
....................................................................................................................86
15.2
P
ATH
C
ODE
V
IOLATION
C
OUNT
R
EGISTER
(PCVCR).......................................................... 88
15.2.1
T1 Operation
....................................................................................................................88
15.2.2
E1 Operation
....................................................................................................................88
15.3
F
RAMES
O
UT
O
F
S
YNC
C
OUNT
R
EGISTER
(FOSCR).......................................................... 89
15.3.1
T1 Operation
....................................................................................................................89
15.3.2
E1 Operation
....................................................................................................................89
15.4
E-B
IT
C
OUNTER
R
EGISTER
(EBCR)................................................................................... 90
16.
DS0 MONITORING FUNCTION ...................................................................................................................91
16.1
T
RANSMIT
DS0 M
ONITOR
R
EGISTERS
................................................................................ 91
16.2
R
ECEIVE
DS0 M
ONITOR
R
EGISTERS
.................................................................................. 92
17.
SIGNALING OPERATION............................................................................................................................93
17.1
R
ECEIVE
S
IGNALING
.......................................................................................................... 93
17.1.1
Processor-Based Receive Signaling
............................................................................94
17.1.2
Hardware-Based Receive Signaling
............................................................................94
17.2
T
RANSMIT
S
IGNALING
...................................................................................................... 100
17.2.1
Processor-Based Transmit Signaling
........................................................................100
17.2.2
Software Signaling Insertion Enable Registers, E1 CAS Mode
.............................104
17.2.3
Software Signaling Insertion Enable Registers, T1 Mode
......................................106
18.
PER-CHANNEL IDLE CODE GENERATION ............................................................................................108
18.1
I
DLE
C
ODE
P
ROGRAMMING
E
XAMPLES
............................................................................. 109
19.
CHANNEL BLOCKING REGISTERS.........................................................................................................113
20.
ELASTIC STORES OPERATION...............................................................................................................116
20.1
R
ECEIVE
S
IDE
................................................................................................................. 119
20.1.1
T1 Mode
.........................................................................................................................119
20.1.2
E1 Mode
.........................................................................................................................119
20.2
T
RANSMIT
S
IDE
............................................................................................................... 120
20.2.1
T1 Mode
.........................................................................................................................120
20.2.2
E1 Mode
.........................................................................................................................120
20.3
E
LASTIC
S
TORES
I
NITIALIZATION
...................................................................................... 120
20.4
M
INIMUM
-D
ELAY
M
ODE
................................................................................................... 121
21.
G.706 INTERMEDIATE CRC-4 UPDATING (E1 MODE ONLY)................................................................122
22.
T1 BIT ORIENTED CODE (BOC) CONTROLLER.....................................................................................123
22.1
T
RANSMIT
BOC............................................................................................................... 123
22.2
R
ECEIVE
BOC................................................................................................................. 123
23.
ADDITIONAL (Sa) AND INTERNATIONAL (Si) BIT OPERATION (E1 ONLY)........................................127
23.1
H
ARDWARE
S
CHEME
(M
ETHOD
1).................................................................................... 127
23.2
I
NTERNAL
R
EGISTER
S
CHEME
B
ASED
O
N
D
OUBLE
-F
RAME
(M
ETHOD
2)............................. 127
23.3
I
NTERNAL
R
EGISTER
S
CHEME
B
ASED
O
N
CRC-4 M
ULTIFRAME
(M
ETHOD
3)...................... 130
24.
HDLC CONTROLLERS..............................................................................................................................141
24.1
B
ASIC
O
PERATION
D
ETAILS
............................................................................................. 141
24.2
HDLC C
ONFIGURATION
................................................................................................... 143
24.2.1
FIFO Control
..................................................................................................................145
24.3
HDLC M
APPING
.............................................................................................................. 146
24.3.1
Receive
...........................................................................................................................146
24.3.2
Transmit
.........................................................................................................................148
24.3.3
FIFO Information
...........................................................................................................153
24.3.4
Receive Packet Bytes Available
.................................................................................153
24.3.5
HDLC FIFOS
.................................................................................................................154
24.4
R
ECEIVE
HDLC C
ODE
E
XAMPLE
...................................................................................... 155
24.5
L
EGACY
FDL S
UPPORT
(T1 M
ODE
) ................................................................................. 155
相關(guān)PDF資料
PDF描述
DS21455N Quad T1/E1/J1 Transceivers
DS21458 Quad T1/E1/J1 Transceivers
DS21458N Quad T1/E1/J1 Transceivers
DS2148 5V E1/T1/J1 Line Interface
DS2148G 5V E1/T1/J1 Line Interface
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
DS21455+ 功能描述:網(wǎng)絡(luò)控制器與處理器 IC Quad E1-T1-J1 Transceiver RoHS:否 制造商:Micrel 產(chǎn)品:Controller Area Network (CAN) 收發(fā)器數(shù)量: 數(shù)據(jù)速率: 電源電流(最大值):595 mA 最大工作溫度:+ 85 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:PBGA-400 封裝:Tray
DS21455DK 功能描述:網(wǎng)絡(luò)開(kāi)發(fā)工具 DS21455 Dev Kit RoHS:否 制造商:Rabbit Semiconductor 產(chǎn)品:Development Kits 類型:Ethernet to Wi-Fi Bridges 工具用于評(píng)估:RCM6600W 數(shù)據(jù)速率:20 Mbps, 40 Mbps 接口類型:802.11 b/g, Ethernet 工作電源電壓:3.3 V
DS21455N 功能描述:網(wǎng)絡(luò)控制器與處理器 IC Quad E1-T1-J1 Transceiver RoHS:否 制造商:Micrel 產(chǎn)品:Controller Area Network (CAN) 收發(fā)器數(shù)量: 數(shù)據(jù)速率: 電源電流(最大值):595 mA 最大工作溫度:+ 85 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:PBGA-400 封裝:Tray
DS21455N+ 功能描述:網(wǎng)絡(luò)控制器與處理器 IC Quad E1-T1-J1 Transceiver RoHS:否 制造商:Micrel 產(chǎn)品:Controller Area Network (CAN) 收發(fā)器數(shù)量: 數(shù)據(jù)速率: 電源電流(最大值):595 mA 最大工作溫度:+ 85 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:PBGA-400 封裝:Tray
DS21458 功能描述:網(wǎng)絡(luò)控制器與處理器 IC Quad E1-T1-J1 Transceiver RoHS:否 制造商:Micrel 產(chǎn)品:Controller Area Network (CAN) 收發(fā)器數(shù)量: 數(shù)據(jù)速率: 電源電流(最大值):595 mA 最大工作溫度:+ 85 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:PBGA-400 封裝:Tray